Advanced Semiconductor Engineering, Inc.

Taïwan, Province de Chine

Retour au propriétaire

1-100 de 1 671 pour Advanced Semiconductor Engineering, Inc. et 1 filiale Trier par
Recheche Texte
Excluant les filiales
Affiner par Reset Report
Type PI
        Brevet 1 648
        Marque 23
Juridiction
        États-Unis 1 663
        Europe 8
Propriétaire / Filiale
[Owner] Advanced Semiconductor Engineering, Inc. 1 671
ASE Electronics Inc. 1
Date
Nouveautés (dernières 4 semaines) 9
2025 octobre (MACJ) 9
2025 septembre 4
2025 août 10
2025 juillet 13
Voir plus
Classe IPC
H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide 666
H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition 518
H01L 23/498 - Connexions électriques sur des substrats isolants 452
H01L 21/48 - Fabrication ou traitement de parties, p. ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes ou 383
H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements 379
Voir plus
Classe NICE
40 - Traitement de matériaux; recyclage, purification de l'air et traitement de l'eau 22
42 - Services scientifiques, technologiques et industriels, recherche et conception 22
09 - Appareils et instruments scientifiques et électriques 16
39 - Services de transport, emballage et entreposage; organisation de voyages 1
Statut
En Instance 268
Enregistré / En vigueur 1 403
  1     2     3     ...     17        Prochaine page

1.

ELECTRONIC DEVICE

      
Numéro d'application 18633927
Statut En instance
Date de dépôt 2024-04-12
Date de la première publication 2025-10-16
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Wu, Chang Yi
  • Chen, Jenchun
  • Liao, Ya-Wen
  • Lin, Chih-Hong

Abrégé

An electronic device is provided. The electronic device includes a photonic component, a first optical element, and a second optical element. The photonic component includes an optical channel. The first optical element is configured to optically couple with the optical channel. The second optical element is self-aligned with the optical channel and defined at a specific position to be configured to direct an optical signal between the optical channel and the first optical element.

Classes IPC  ?

  • G02B 6/42 - Couplage de guides de lumière avec des éléments opto-électroniques
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 25/16 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types couverts par plusieurs des sous-classes , , , , ou , p. ex. circuit hybrides
  • H01L 25/18 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types prévus dans plusieurs différents groupes principaux de la même sous-classe , , , , ou

2.

ELECTRONIC DEVICE

      
Numéro d'application 18633940
Statut En instance
Date de dépôt 2024-04-12
Date de la première publication 2025-10-16
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Wu, Chang Yi
  • Lin, Chih-Hong
  • Chen, Jenchun
  • Liao, Ya-Wen

Abrégé

An electronic device is provided. The electronic device includes a photonic component, a plurality of optical elements, a connection layer, and a cover. The photonic component defines a predetermined region. The optical elements are disposed at the predetermined region and configured to optically couple with the photonic component. The connection layer is connected to the photonic component and the optical elements. The cover is configured to protect the optical elements and configured to vent.

Classes IPC  ?

  • G02B 6/30 - Moyens de couplage optique pour usage entre fibre et dispositif à couche mince
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 25/18 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types prévus dans plusieurs différents groupes principaux de la même sous-classe , , , , ou

3.

ELECTRONIC DEVICE

      
Numéro d'application 18628554
Statut En instance
Date de dépôt 2024-04-05
Date de la première publication 2025-10-09
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Chen, Ying-Chung
  • Tang, Shih-Chieh
  • Lai, Lu-Ming

Abrégé

An electronic device is provided. The electronic device includes a first photonic component, a memory module, and a plurality of processing units. The memory module includes a plurality of memory components supported by the first photonic component. The processing units are distributed at a periphery of the memory module, wherein the memory module is configured to be accessed by at least two of the processing units through the first photonic component.

Classes IPC  ?

  • G11C 13/04 - Mémoires numériques caractérisées par l'utilisation d'éléments d'emmagasinage non couverts par les groupes , ou utilisant des éléments optiques
  • G02B 6/26 - Moyens de couplage optique

4.

ELECTRONIC DEVICE

      
Numéro d'application 18628565
Statut En instance
Date de dépôt 2024-04-05
Date de la première publication 2025-10-09
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Chang, Chun-Kai
  • Hsieh, Hao-Chih
  • Liu, Chao Wei

Abrégé

An electronic device is provided. The electronic device includes a carrier and a protection layer. The carrier has a predetermined region and includes a pad disposed in the predetermined region. The protection layer is disposed over the carrier and defines the predetermined region. The protection layer is configured to block an encapsulation layer from covering the pad.

Classes IPC  ?

  • H01L 23/538 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre la structure d'interconnexion entre une pluralité de puces semi-conductrices se trouvant au-dessus ou à l'intérieur de substrats isolants

5.

ELECTRONIC PACKAGE AND METHOD OF FORMING THE SAME

      
Numéro d'application 19241356
Statut En instance
Date de dépôt 2025-06-17
Date de la première publication 2025-10-09
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s) Yeh, Chang-Lin

Abrégé

An electronic package is provided in the present disclosure. The electronic package comprises: an electronic component; a thermal conductive element above the electronic component, wherein thermal conductive element includes a first metal; an adhesive layer between the electronic component and the thermal conductive element, wherein the first adhesive layer includes a second metal; and an intermetallic compound (IMC) between the first metal and the second metal.

Classes IPC  ?

  • H01L 23/367 - Refroidissement facilité par la forme du dispositif
  • H01L 23/373 - Refroidissement facilité par l'emploi de matériaux particuliers pour le dispositif

6.

OPTOELECTRONIC PACKAGE STRUCTURE AND METHOD OF MANUFACTURING THE SAME

      
Numéro d'application 18617589
Statut En instance
Date de dépôt 2024-03-26
Date de la première publication 2025-10-02
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Wu, Cheng-Hsuan
  • Lin, Chang-Yu
  • Huang, Yu-Sheng

Abrégé

An optoelectronic package structure and a method of manufacturing an optoelectronic package structure are provided. The optoelectronic package structure includes a photonic component. The photonic component has an electrical connection region, a blocking region and a region for accommodating a device. The blocking region is located between the electrical connection region and the region for accommodating a device.

Classes IPC  ?

  • G02B 6/42 - Couplage de guides de lumière avec des éléments opto-électroniques
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 25/16 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types couverts par plusieurs des sous-classes , , , , ou , p. ex. circuit hybrides

7.

ELECTRONIC DEVICE

      
Numéro d'application 18622790
Statut En instance
Date de dépôt 2024-03-29
Date de la première publication 2025-10-02
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Yu, Chung Ju
  • Yang, Shao Lun
  • Lu, Tsung-Wei

Abrégé

An electronic device is provided. The electronic device includes a substrate, a first pad, and a second pad. The substrate defines a trench extending along a first direction. The first pad is disposed adjacent to the trench. The second pad is disposed next to the first pad. The first pad and the second pad are disposed at a same side of the trench and are arranged along the first direction. The first pad and the second pad define a first gap and a second gap therebetween along the first direction. The first gap is closer to the trench than the second gap is. A width of the first gap along the first direction is greater than a width of the second gap along the first direction.

Classes IPC  ?

  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans une seule des sous-classes , , , , ou , p. ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe

8.

ELECTRONIC DEVICE

      
Numéro d'application 18622792
Statut En instance
Date de dépôt 2024-03-29
Date de la première publication 2025-10-02
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s) Lu, Yung-Li

Abrégé

The present disclosure provides an electronic device. The electronic device includes an electronic component configured to laterally receive a power and configured to non-laterally transmit a signal. The electronic component includes an integrated circuit layer configured to receive the power.

Classes IPC  ?

  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition

9.

ELECTRONIC DEVICE

      
Numéro d'application 18624071
Statut En instance
Date de dépôt 2024-04-01
Date de la première publication 2025-10-02
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Yu, Chung Ju
  • Yu, Yuanhao
  • Wu, Weifan
  • Syu, Yong-Chang

Abrégé

The present disclosure provides an electronic device. The electronic device includes a carrier and an antenna unit. The antenna unit includes a base portion and an extension portion protruding downwardly from the base portion. The carrier supports the extension portion and is configured to reduce a frequency offset of signals from the antenna unit.

Classes IPC  ?

  • H01Q 1/50 - Association structurale d'antennes avec commutateurs de terre, dispositions de descente d'antennes ou parafoudres
  • H01Q 1/22 - SupportsMoyens de montage par association structurale avec d'autres équipements ou objets

10.

ELECTRONIC DEVICE

      
Numéro d'application 18605711
Statut En instance
Date de dépôt 2024-03-14
Date de la première publication 2025-09-18
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Chang, Wei-Hao
  • Chou, Yi Chun

Abrégé

The present disclosure provides an electronic device and a method of manufacturing the same. The electronic device includes a pliable encapsulant, a first electronic component, and a first conductive connection. The pliable encapsulant has a first predetermined pattern. The first electronic component includes a terminal exposed by the first predetermined pattern. The first conductive connection is disposed within the first predetermined pattern and electrically connected to the terminal of the first electronic component.

Classes IPC  ?

  • H01L 25/16 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types couverts par plusieurs des sous-classes , , , , ou , p. ex. circuit hybrides
  • H01L 21/48 - Fabrication ou traitement de parties, p. ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes ou
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 23/29 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par le matériau
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 23/495 - Cadres conducteurs
  • H01L 23/66 - Adaptations pour la haute fréquence

11.

ELECTRONIC DEVICE

      
Numéro d'application 18605706
Statut En instance
Date de dépôt 2024-03-14
Date de la première publication 2025-09-18
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s) Chang, Wei-Hao

Abrégé

An electronic device is provided. The electronic device includes a flexible circuit structure, a package structure, and a flexible encapsulation layer. The package structure is supported by the flexible circuit structure and includes a first stress-dissipating part at a periphery region of the package structure. The flexible encapsulation layer encapsulates the package structure.

Classes IPC  ?

  • H05K 1/02 - Circuits imprimés Détails
  • H05K 3/28 - Application de revêtements de protection non métalliques
  • H05K 5/00 - Enveloppes, coffrets ou tiroirs pour appareils électriques

12.

PACKAGE STRUCTURE

      
Numéro d'application 18600579
Statut En instance
Date de dépôt 2024-03-08
Date de la première publication 2025-09-11
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s) Chen, Ying-Chung

Abrégé

A package structure is provided. The package structure includes a substrate structure, a chip, an encapsulant, and an adhesive element. The substrate structure defines a cavity. The chip is disposed in the cavity. The encapsulant encapsulates the chip. The adhesive element is disposed over a top surface of the substrate structure, wherein the substrate structure includes a barring structure between the encapsulant and the adhesive element and configured to reduce a contact between the encapsulant and the adhesive element.

Classes IPC  ?

  • B81B 7/00 - Systèmes à microstructure
  • B81C 1/00 - Fabrication ou traitement de dispositifs ou de systèmes dans ou sur un substrat
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide

13.

SEMICONDUCTOR DEVICE PACKAGE

      
Numéro d'application 19220061
Statut En instance
Date de dépôt 2025-05-27
Date de la première publication 2025-09-11
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s) Lee, Yu-Ying

Abrégé

A semiconductor device package includes a carrier, a first conductive post and a first adhesive layer. The first conductive post is disposed on the carrier. The first conductive post includes a lower surface facing the carrier, an upper surface opposite to the lower surface and a lateral surface extended between the upper surface and the lower surface. The first adhesive layer surrounds a portion of the lateral surface of the first conductive post. The first adhesive layer comprises conductive particles and an adhesive. The first conductive post has a height measured from the upper surface to the lower surface and a width. The height is greater than the width.

Classes IPC  ?

  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 21/48 - Fabrication ou traitement de parties, p. ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes ou
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 23/495 - Cadres conducteurs
  • H01L 25/10 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans une seule des sous-classes , , , , ou , p. ex. ensembles de diodes redresseuses les dispositifs ayant des conteneurs séparés

14.

OPTOELECTRONIC STRUCTURE

      
Numéro d'application 18586406
Statut En instance
Date de dépôt 2024-02-23
Date de la première publication 2025-08-28
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Lin, Jr-Wei
  • Lu, Mei-Ju

Abrégé

An optoelectronic structure is provided. The optoelectronic structure includes an optical device; and a housing covering the optical device. The optical device is configured to transmit at least one optical signal to an outside of the housing in different directions.

Classes IPC  ?

15.

PACKAGE STRUCTURE

      
Numéro d'application 18586405
Statut En instance
Date de dépôt 2024-02-23
Date de la première publication 2025-08-28
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Lien, Hong-Te
  • Chen, Yi-Chieh
  • Huang, Wen Hung
  • Chang, Yu-Hsun

Abrégé

An electronic structure includes a package structure, a first heat dissipating structure and a second heat dissipating structure. The package structure has a top surface including a first region and a second region. A first predetermined temperature at the first region is higher than a second predetermined temperature at the second region. The first heat dissipating structure includes a first portion disposed on the first region. The second heat dissipating structure includes a first portion disposed on the second region. The first portion of the first heat dissipating structure and the first portion of the second heat dissipating structure are concurrently formed through a 3D printing technique. A thickness of the first portion of the first heat dissipating structure is greater than a thickness of the first portion of the second heat dissipating structure.

Classes IPC  ?

  • H01L 23/367 - Refroidissement facilité par la forme du dispositif
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans une seule des sous-classes , , , , ou , p. ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe

16.

SEMICONDUCTOR DEVICE PACKAGE INCLUDING STRESS BUFFERING LAYER

      
Numéro d'application 19207313
Statut En instance
Date de dépôt 2025-05-13
Date de la première publication 2025-08-28
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Huang, Chien-Mei
  • Wang, Shih-Yu
  • Lin, I-Ting
  • Huang, Wen Hung
  • Su, Yuh-Shan
  • Lee, Chih-Cheng
  • Tien, Hsing Kuo

Abrégé

A semiconductor device package includes a first conductive structure, a stress buffering layer and a second conductive structure. The first conductive structure includes a substrate, at least one first electronic component embedded in the substrate, and a first circuit layer disposed on the substrate and electrically connected to the first electronic component. The first circuit layer includes a conductive wiring pattern. The stress buffering layer is disposed on the substrate. The conductive wiring pattern of the first circuit layer extends through the stress buffering layer. The second conductive structure is disposed on the stress buffering layer and the first circuit layer.

Classes IPC  ?

  • H01L 25/16 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types couverts par plusieurs des sous-classes , , , , ou , p. ex. circuit hybrides
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/29 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par le matériau
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 23/522 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions externes formées d'une structure multicouche de couches conductrices et isolantes inséparables du corps semi-conducteur sur lequel elles ont été déposées
  • H01L 23/528 - Configuration de la structure d'interconnexion

17.

SEMICONDUCTOR DEVICE PACKAGE AND METHOD OF MANUFACTURING THE SAME

      
Numéro d'application 19204399
Statut En instance
Date de dépôt 2025-05-09
Date de la première publication 2025-08-21
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Wang, Ming-Han
  • Hu, Ian

Abrégé

A semiconductor device package includes a first substrate, a second substrate, and a first electronic component between the first substrate and the second substrate. The first electronic component has a first surface facing the first substrate and a second surface facing the second substrate. The semiconductor device package also includes a first electrical contact disposed on the first surface of the first electronic component and electrically connecting the first surface of the first electronic component with the first substrate. The semiconductor device package also includes a second electrical contact disposed on the second surface of the first electronic component and electrically connecting the second surface of the first electronic component with the second substrate. A method of manufacturing a semiconductor device package is also disclosed.

Classes IPC  ?

  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 21/683 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitementAppareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants pour le maintien ou la préhension
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/48 - Dispositions pour conduire le courant électrique vers le ou hors du corps à l'état solide pendant son fonctionnement, p. ex. fils de connexion ou bornes
  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans une seule des sous-classes , , , , ou , p. ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe
  • H01L 25/10 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans une seule des sous-classes , , , , ou , p. ex. ensembles de diodes redresseuses les dispositifs ayant des conteneurs séparés

18.

ELECTRONIC DEVICE

      
Numéro d'application 18437171
Statut En instance
Date de dépôt 2024-02-08
Date de la première publication 2025-08-14
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Chang, Wei-Hao
  • Wu, Nan-Yi
  • Lai, Wei-Hong
  • Kao, Chin-Li

Abrégé

The present disclosure relates to an electronic device that includes a circuit structure and an antenna component attached to the circuit structure by a connection layer. The connection layer includes a plurality of portions spaced apart from each other and configured to mitigate stress between the circuit structure and the antenna component.

Classes IPC  ?

  • H01Q 1/22 - SupportsMoyens de montage par association structurale avec d'autres équipements ou objets
  • H01Q 1/52 - Moyens pour réduire le couplage entre les antennesMoyens pour réduire le couplage entre une antenne et une autre structure
  • H01Q 21/00 - Systèmes ou réseaux d'antennes
  • H01Q 21/28 - Combinaisons d'unités ou systèmes d'antennes sensiblement indépendants et n’interagissant pas entre eux

19.

PACKAGE STRUCTURE

      
Numéro d'application 18437168
Statut En instance
Date de dépôt 2024-02-08
Date de la première publication 2025-08-14
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Hsu, Sheng-Hsiang
  • Ko, Cheng-Hung
  • Chen, I-Jen
  • Kuo, Shu-Ting

Abrégé

A package structure includes a lead frame, an electronic device and a level-maintaining structure. The electronic device is disposed adjacent to the lead frame. The level-maintaining structure is disposed between the electronic device and the lead frame, and is configured to prevent the electronic device from tilting with respect to the lead frame. The electronic device includes at least one via protruding from a bottom surface of the electronic device.

Classes IPC  ?

  • H01L 23/495 - Cadres conducteurs
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans une seule des sous-classes , , , , ou , p. ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe

20.

PACKAGE PROCESS AND PACKAGE STRUCTURE

      
Numéro d'application 19097838
Statut En instance
Date de dépôt 2025-04-01
Date de la première publication 2025-08-14
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Shen, Chi-Chih
  • Chen, Jen-Chuan
  • Pan, Tommy

Abrégé

A package structure includes: 1) a circuit substrate; 2) a first semiconductor device disposed on the circuit substrate; 3) a first insulation layer covering a sidewall of the first semiconductor device; 4) a second insulation layer covering the first insulation layer; and 5) a third insulation layer disposed on the circuit substrate and in contact with the second insulation layer.

Classes IPC  ?

  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 21/683 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitementAppareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants pour le maintien ou la préhension
  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 25/00 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans une seule des sous-classes , , , , ou , p. ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe

21.

SEMICONDUCTOR PACKAGE DEVICE AND METHOD OF MANUFACTURING THE SAME

      
Numéro d'application 19097842
Statut En instance
Date de dépôt 2025-04-01
Date de la première publication 2025-08-14
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Lin, Chang-Yu
  • Chen, Chi-Han
  • Fu, Chieh-Chen

Abrégé

A semiconductor device package includes a first semiconductor device having a first surface, an interconnection element having a surface substantially coplanar with the first surface of the first semiconductor device, a first encapsulant encapsulating the first semiconductor device and the interconnection element, and a second semiconductor device disposed on and across the first semiconductor device and the interconnection element.

Classes IPC  ?

  • H01L 25/16 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types couverts par plusieurs des sous-classes , , , , ou , p. ex. circuit hybrides
  • G02B 6/42 - Couplage de guides de lumière avec des éléments opto-électroniques
  • H01L 23/538 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre la structure d'interconnexion entre une pluralité de puces semi-conductrices se trouvant au-dessus ou à l'intérieur de substrats isolants
  • H10H 20/852 - Encapsulations
  • H10H 20/855 - Moyens de mise en forme du champ optique, p. ex. lentilles

22.

ELECTRONIC DEVICES

      
Numéro d'application 18435988
Statut En instance
Date de dépôt 2024-02-07
Date de la première publication 2025-08-07
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s) Chang, Wei-Tung

Abrégé

The present disclosure provides an electronic device. The electronic device includes a carrier, an electronic component, a first antenna, and a conductive element. The carrier has a first surface and a second surface opposite to the first surface. The electronic component abuts the second surface. The first antenna is connected with the carrier. The conductive element abuts the first surface of the carrier and configured to test the first antenna.

Classes IPC  ?

  • H05K 1/02 - Circuits imprimés Détails
  • H05K 1/18 - Circuits imprimés associés structurellement à des composants électriques non imprimés
  • H05K 7/20 - Modifications en vue de faciliter la réfrigération, l'aération ou le chauffage

23.

SEMICONDUCTOR DEVICE PACKAGE AND A METHOD OF MANUFACTURING THE SAME

      
Numéro d'application 19186557
Statut En instance
Date de dépôt 2025-04-22
Date de la première publication 2025-08-07
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Chang, Yung-Hsing
  • Lin, Wen-Hsin

Abrégé

At least some embodiments of the present disclosure relate to a semiconductor device package. The semiconductor device package includes a first substrate with a first surface and a second surface opposite to the first surface, a second substrate adjacent to the first surface of the first substrate, and an encapsulant encapsulating the first substrate and the second substrate. The first substrate defines a space. The second substrate covers the space. The second surface of the first substrate is exposed by the encapsulant. A surface of the encapsulant is coplanar with the second surface of the first substrate or protrudes beyond the second surface of the first substrate.

Classes IPC  ?

  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans une seule des sous-classes , , , , ou , p. ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 23/552 - Protection contre les radiations, p. ex. la lumière
  • H01L 25/00 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide

24.

PACKAGE STRUCTURE

      
Numéro d'application 18424686
Statut En instance
Date de dépôt 2024-01-26
Date de la première publication 2025-07-31
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Chen, Wei Tsung
  • Chen, Chun-Hsiung

Abrégé

A package structure is provided. The package structure includes a substrate, an electronic component, and a stop layer. The substrate has a through hole including a stepped sidewall structure including a tread. The electronic component is disposed supported by the tread of the stepped sidewall structure. The stop layer is disposed on the top surface of the tread.

Classes IPC  ?

  • H01L 23/13 - Supports, p. ex. substrats isolants non amovibles caractérisés par leur forme
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 23/552 - Protection contre les radiations, p. ex. la lumière

25.

ELECTRONIC DEVICE

      
Numéro d'application 18429116
Statut En instance
Date de dépôt 2024-01-31
Date de la première publication 2025-07-31
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Chen, Cheng-Ting
  • Chen, Hai-Ming
  • Lin, Hung-Yi

Abrégé

An electronic device is provided. The electronic device includes a plurality of electronic components and a circuit structure connected to the plurality of electronic components. The circuit structure is configured to connect the electronic components adjacent to each other along a first path, and the circuit structure is further configured to connect the electronic components that are not adjacent to each other along a second path having a greater length and a higher speed than the first path.

Classes IPC  ?

  • H01L 23/538 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre la structure d'interconnexion entre une pluralité de puces semi-conductrices se trouvant au-dessus ou à l'intérieur de substrats isolants
  • G02B 6/12 - Guides de lumièreDétails de structure de dispositions comprenant des guides de lumière et d'autres éléments optiques, p. ex. des moyens de couplage du type guide d'ondes optiques du genre à circuit intégré
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 25/16 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types couverts par plusieurs des sous-classes , , , , ou , p. ex. circuit hybrides

26.

ELECTRONIC DEVICE

      
Numéro d'application 18791348
Statut En instance
Date de dépôt 2024-07-31
Date de la première publication 2025-07-31
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Chen, Cheng-Ting
  • Chen, Hai-Ming
  • Lin, Hung-Yi

Abrégé

An electronic device is provided. The electronic device includes a plurality of processing units constituting a processing array having a first area, a surface supporting the processing array, and an optical channel. The surface has a second area, and the first area is greater than 80 percent of the second area. The optical channel is configured to transmit a first signal between at least two of the plurality of processing units in a first direction that is nonparallel with a normal direction of the surface.

Classes IPC  ?

  • H01L 25/16 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types couverts par plusieurs des sous-classes , , , , ou , p. ex. circuit hybrides
  • G02B 6/12 - Guides de lumièreDétails de structure de dispositions comprenant des guides de lumière et d'autres éléments optiques, p. ex. des moyens de couplage du type guide d'ondes optiques du genre à circuit intégré
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 23/36 - Emploi de matériaux spécifiés ou mise en forme, en vue de faciliter le refroidissement ou le chauffage, p. ex. dissipateurs de chaleur
  • H01L 23/538 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre la structure d'interconnexion entre une pluralité de puces semi-conductrices se trouvant au-dessus ou à l'intérieur de substrats isolants
  • H10B 80/00 - Ensembles de plusieurs dispositifs comprenant au moins un dispositif de mémoire couvert par la présente sous-classe

27.

ELECTRONIC PACKAGE AND METHOD OF FORMING THE SAME

      
Numéro d'application 19183753
Statut En instance
Date de dépôt 2025-04-18
Date de la première publication 2025-07-31
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Yen, You-Lung
  • Appelt, Bernd Karl

Abrégé

An electronic package is provided in the present disclosure. The electronic package comprises: a heat spreading component; a first electronic component disposed on the heat spreading component; and a second electronic component disposed on the first electronic component, wherein the second electronic component comprises an interconnection structure passing through the second electronic component and electrically connecting the first electronic component. In this way, through the use of the interconnection structure, the heat dissipation of the electronic components in the package can be improved. Also, through the use of the encapsulant, the stacked electronic components can be protected by the encapsulant so as to avoid being damaged.

Classes IPC  ?

  • H01L 23/433 - Pièces auxiliaires caractérisées par leur forme, p. ex. pistons
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 25/00 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans une seule des sous-classes , , , , ou , p. ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe

28.

SEMICONDUCTOR DEVICE PACKAGE AND METHOD FOR MANUFACTURING THE SAME

      
Numéro d'application 19173803
Statut En instance
Date de dépôt 2025-04-08
Date de la première publication 2025-07-24
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Hung, Chih-Ming
  • Wang, Meng-Jen
  • Tsai, Tsung-Yueh
  • Ou, Jen-Kai

Abrégé

A semiconductor device includes: a substrate having a first surface and a second surface opposite to the first surface; an electronic component disposed on the first surface of the substrate; a sensor disposed adjacent to the second surface of the substrate; an electrical contact disposed on the first surface of the substrate; and a package body exposing a portion of the electrical contact.

Classes IPC  ?

  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • G06V 40/13 - Capteurs à cet effet
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 23/544 - Marques appliquées sur le dispositif semi-conducteur, p. ex. marques de repérage, schémas de test
  • H10F 39/00 - Dispositifs intégrés, ou ensembles de plusieurs dispositifs, comprenant au moins un élément couvert par le groupe , p. ex. détecteurs de rayonnement comportant une matrice de photodiodes

29.

PACKAGE STRUCTURE

      
Numéro d'application 18418125
Statut En instance
Date de dépôt 2024-01-19
Date de la première publication 2025-07-24
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Liu, Che-Neng
  • Liao, Guo-Cheng

Abrégé

A package structure is provided. The package structure includes a substrate, a chip, and an adhesive layer. The substrate defines a through hole. The chip is disposed in the through hole and has a top surface and a bottom surface opposite to the top surface. The adhesive layer connects the chip to the through hole. The top surface and the bottom surface of the chip are exposed by the adhesive layer, and the chip is protruded beyond the substrate.

Classes IPC  ?

  • H05K 1/18 - Circuits imprimés associés structurellement à des composants électriques non imprimés
  • H04R 1/04 - Association constructive d'un microphone avec son circuit électrique
  • H05K 3/32 - Connexions électriques des composants électriques ou des fils à des circuits imprimés

30.

PACKAGE STRUCTURE

      
Numéro d'application 18418129
Statut En instance
Date de dépôt 2024-01-19
Date de la première publication 2025-07-24
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Liu, Che-Neng
  • Liao, Guo-Cheng

Abrégé

A package structure is provided. The package structure includes a lower substrate, an upper substrate, and a chip. The lower substrate defines a lower through hole. The upper substrate is over the lower substrate and defines an upper through hole connected to the lower through hole. A portion of a top surface of the lower substrate is exposed by the upper through hole. The chip is at least partially accommodated by the upper through hole and supported by the portion of the top surface of the lower substrate.

Classes IPC  ?

  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans une seule des sous-classes , , , , ou , p. ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe

31.

SEMICONDUCTOR DEVICE AND METHOD OF MANUFACTURING THE SAME

      
Numéro d'application 19097846
Statut En instance
Date de dépôt 2025-04-01
Date de la première publication 2025-07-17
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Chen, Jenchun
  • Louh, Shyue-Long

Abrégé

The present disclosure provides a semiconductor device. The semiconductor device includes a carrier having a first side and a second side adjacent to the first side. The semiconductor device also includes a first antenna adjacent to the first side and configured to operate at a first frequency and a second antenna adjacent to the second side and configured to operate at a second frequency different from the first frequency. An method of manufacturing a semiconductor device is also provided.

Classes IPC  ?

  • H01L 23/66 - Adaptations pour la haute fréquence
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 23/552 - Protection contre les radiations, p. ex. la lumière
  • H01L 25/16 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types couverts par plusieurs des sous-classes , , , , ou , p. ex. circuit hybrides
  • H01Q 1/22 - SupportsMoyens de montage par association structurale avec d'autres équipements ou objets
  • H01Q 1/38 - Forme structurale pour éléments rayonnants, p. ex. cône, spirale, parapluie formés par une couche conductrice sur un support isolant

32.

SEMICONDUCTOR DEVICE PACKAGE AND METHOD OF MANUFACTURING THE SAME

      
Numéro d'application 19098967
Statut En instance
Date de dépôt 2025-04-02
Date de la première publication 2025-07-17
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Chen, Tang-Yuan
  • Hsieh, Meng-Wei
  • Kung, Cheng-Yuan

Abrégé

A semiconductor device package includes a carrier, an emitting element and a first package body. The carrier includes a first surface and a second surface opposite to the first surface. The emitting element is disposed on the first surface of the carrier. The first package body is disposed over the first surface of the carrier and spaced apart from the first surface of the carrier.

Classes IPC  ?

  • H10H 20/816 - Corps ayant des structures contrôlant le transport des charges, p. ex. couches semi-conductrices fortement dopées ou structures bloquant le courant
  • H10H 20/01 - Fabrication ou traitement
  • H10H 20/822 - Matériaux des régions électroluminescentes

33.

ELECTRONIC DEVICE

      
Numéro d'application 18415637
Statut En instance
Date de dépôt 2024-01-17
Date de la première publication 2025-07-17
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Lin, Po-An
  • Hsu, Shao-En

Abrégé

An electronic device is disclosed. The electronic device includes a first pattern, a second pattern adjacent to the first pattern, and a third pattern disposed between the first pattern and the second pattern. The electronic device also includes a first feeding element and a second feeding element. The first feeding element is spaced apart from the first pattern and the third pattern and configured to electrically couple the first pattern and the third pattern to constitute a first antenna. The second feeding element is configured to electrically couple the second pattern and the third pattern to constitute a second antenna.

Classes IPC  ?

  • H01Q 9/04 - Antennes résonnantes
  • H01Q 1/22 - SupportsMoyens de montage par association structurale avec d'autres équipements ou objets
  • H01Q 3/26 - Dispositifs pour changer ou faire varier l'orientation ou la forme du diagramme de directivité des ondes rayonnées par une antenne ou un système d'antenne faisant varier la phase relative ou l’amplitude relative et l’énergie d’excitation entre plusieurs éléments rayonnants actifsDispositifs pour changer ou faire varier l'orientation ou la forme du diagramme de directivité des ondes rayonnées par une antenne ou un système d'antenne faisant varier la distribution de l’énergie à travers une ouverture rayonnante
  • H01Q 21/29 - Combinaisons d'unités d'antennes de types différents interagissant entre elles pour donner une caractéristique directionnelle désirée

34.

PACKAGE STRUCTURE

      
Numéro d'application 18406044
Statut En instance
Date de dépôt 2024-01-05
Date de la première publication 2025-07-10
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Chuang, Hung Yi
  • Hsu, Wu Chou
  • Kung, Cheng-Yuan
  • Tarng, Shin-Luh

Abrégé

A package structure is provided. The package structure includes a substrate and a power module. The substrate defines a cavity. The power module includes a power regulation portion and a noise filter portion, wherein the power regulation portion and the noise filter portion are disposed in the cavity of the substrate.

Classes IPC  ?

  • H01L 25/16 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types couverts par plusieurs des sous-classes , , , , ou , p. ex. circuit hybrides
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/13 - Supports, p. ex. substrats isolants non amovibles caractérisés par leur forme
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 23/64 - Dispositions relatives à l'impédance

35.

SEMICONDUCTOR DEVICE PACKAGE AND A METHOD OF MANUFACTURING THE SAME

      
Numéro d'application 19090367
Statut En instance
Date de dépôt 2025-03-25
Date de la première publication 2025-07-10
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Lin, Tsung-Yu
  • Wang, Pei-Yu
  • Hsu, Chung-Wei

Abrégé

A semiconductor device package includes a supporting element, a transparent plate disposed on the supporting element, a semiconductor device disposed under the transparent plate, and a lid surrounding the transparent plate. The supporting element and the transparent plate define a channel.

Classes IPC  ?

  • H01L 23/10 - ConteneursScellements caractérisés par le matériau ou par la disposition des scellements entre les parties, p. ex. entre le couvercle et la base ou entre les connexions et les parois du conteneur
  • G01L 19/14 - Boîtiers
  • H01L 21/50 - Assemblage de dispositifs à semi-conducteurs en utilisant des procédés ou des appareils non couverts par l'un uniquement des groupes ou
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/04 - ConteneursScellements caractérisés par la forme
  • H01L 23/053 - ConteneursScellements caractérisés par la forme le conteneur étant une structure creuse ayant une base isolante qui sert de support pour le corps semi-conducteur
  • H10H 20/85 - Enveloppes

36.

SEMICONDUCTOR DEVICE PACKAGE AND METHOD OF MANUFACTURING THE SAME

      
Numéro d'application 19090371
Statut En instance
Date de dépôt 2025-03-25
Date de la première publication 2025-07-10
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Liao, Guo-Cheng
  • Ding, Yi Chuan

Abrégé

A semiconductor device package is provided that includes a substrate, a first support structure disposed on the substrate and a first antenna. The first support structure includes a first surface spaced apart from the substrate by a first distance. The first antenna is disposed above the first surface of the first support structure. The first antenna has a first surface, a second surface opposite the first surface and a third surface extending from the first surface to the second surface, wherein the first surface and the second surface of the first antenna are exposed.

Classes IPC  ?

  • H01Q 1/22 - SupportsMoyens de montage par association structurale avec d'autres équipements ou objets
  • H01L 21/48 - Fabrication ou traitement de parties, p. ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes ou
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 23/66 - Adaptations pour la haute fréquence
  • H01Q 1/38 - Forme structurale pour éléments rayonnants, p. ex. cône, spirale, parapluie formés par une couche conductrice sur un support isolant

37.

EMBEDDED COMPONENT PACKAGE STRUCTURE AND MANUFACTURING METHOD THEREOF

      
Numéro d'application 19093231
Statut En instance
Date de dépôt 2025-03-27
Date de la première publication 2025-07-10
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Chen, Chien-Fan
  • Wang, Chien-Hao

Abrégé

A manufacturing method of an embedded component package structure includes the following steps: providing a carrier and forming a semi-cured first dielectric layer on the carrier, the semi-cured first dielectric layer having a first surface; providing a component on the semi-cured first dielectric layer, and respectively providing heat energies from a top and a bottom of the component to cure the semi-cured first dielectric layer; forming a second dielectric layer on the first dielectric layer to cover the component; and forming a patterned circuit layer on the second dielectric layer, the patterned circuit layer being electrically connected to the component.

Classes IPC  ?

  • H05K 1/18 - Circuits imprimés associés structurellement à des composants électriques non imprimés
  • H01L 21/48 - Fabrication ou traitement de parties, p. ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes ou
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 23/538 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre la structure d'interconnexion entre une pluralité de puces semi-conductrices se trouvant au-dessus ou à l'intérieur de substrats isolants

38.

BONDING STRUCTURE AND PACKAGE STRUCTURE

      
Numéro d'application 18406021
Statut En instance
Date de dépôt 2024-01-05
Date de la première publication 2025-07-10
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Chen, Chien-Ching
  • Tseng, Man-Wen
  • Chang, Yu-Sheng
  • Huang, Chia-Cheng

Abrégé

A bonding structure and a package structure are provided. The bonding structure includes a first pad and a wire bundle structure. The wire bundle structure is protruded from the first pad and tapering away from the first pad. The wire bundle structure includes a first portion and a second portion, the first portion is closer to the first pad than the second portion is, and in a cross-sectional view perspective, a width of a first void in the first portion is less than a width of a second void in the second portion.

Classes IPC  ?

  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide

39.

ELECTRONIC DEVICE AND METHOD OF MANUFACTURING THE SAME

      
Numéro d'application 19063278
Statut En instance
Date de dépôt 2025-02-25
Date de la première publication 2025-07-03
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Jian, Hui-Ping
  • Chen, Ming-Hung
  • Ho, Jia-Feng

Abrégé

An electronic device is disclosed. The electronic device includes a carrier having a first surface and a first lateral surface, an antenna adjacent to the first surface of the carrier, and a shielding layer covering a portion of the first lateral surface of the carrier. The shielding layer is configured to allow a gain of the antenna to be greater than 20 dB.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p. ex. la lumière
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 23/13 - Supports, p. ex. substrats isolants non amovibles caractérisés par leur forme
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01Q 1/22 - SupportsMoyens de montage par association structurale avec d'autres équipements ou objets

40.

ELECTRONIC DEVICE

      
Numéro d'application 18401304
Statut En instance
Date de dépôt 2023-12-29
Date de la première publication 2025-07-03
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Wu, Cheng-Yu
  • Cheng, Hung-Hsiang

Abrégé

The present disclosure provides an electronic device. The electronic device includes a circuit structure, a plurality of receiving components, and a plurality of transmitting components. The receiving components are disposed over the circuit structure and arranged along a first direction. The transmitting components are supported by the circuit structure. A portion of the transmitting components is misaligned along the first direction.

Classes IPC  ?

  • H01Q 1/22 - SupportsMoyens de montage par association structurale avec d'autres équipements ou objets
  • H01Q 1/52 - Moyens pour réduire le couplage entre les antennesMoyens pour réduire le couplage entre une antenne et une autre structure

41.

SEMICONDUCTOR DEVICE PACKAGE

      
Numéro d'application 19077013
Statut En instance
Date de dépôt 2025-03-11
Date de la première publication 2025-06-26
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s) Huang, Wen Hung

Abrégé

The present disclosure provides a semiconductor device package. The semiconductor device package includes an antenna layer, a first circuit layer and a second circuit layer. The antenna layer has a first coefficient of thermal expansion (CTE). The first circuit layer is disposed over the antenna layer. The first circuit layer has a second CTE. The second circuit layer is disposed over the antenna layer. The second circuit layer has a third CTE. A difference between the first CTE and the second CTE is less than a difference between the first CTE and the third CTE.

Classes IPC  ?

  • H01L 23/66 - Adaptations pour la haute fréquence
  • H01L 21/48 - Fabrication ou traitement de parties, p. ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes ou
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01Q 1/22 - SupportsMoyens de montage par association structurale avec d'autres équipements ou objets

42.

PACKAGE STRUCTURE, ASSEMBLY STRUCTURE AND METHOD FOR MANUFACTURING THE SAME

      
Numéro d'application 19077016
Statut En instance
Date de dépôt 2025-03-11
Date de la première publication 2025-06-26
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Liu, Syu-Tang
  • Huang, Min Lung
  • Chang, Huang-Hsien
  • Tsai, Tsung-Tang
  • Chen, Ching-Ju

Abrégé

A package structure includes a wiring structure, a first electronic device, a second electronic device and a reinforcement structure. The wiring structure includes at least one dielectric layer, and at least one circuit layer in contact with the dielectric layer. The at least one circuit layer includes at least one interconnection portion. The first electronic device and the second electronic device are electrically connected to the wiring structure. The second electronic device is electrically connected to the first electronic device through the at least one interconnection portion of the at least one circuit layer. The reinforcement structure is disposed above the at least one interconnection portion of the at least one circuit layer.

Classes IPC  ?

  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 21/48 - Fabrication ou traitement de parties, p. ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes ou
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 23/367 - Refroidissement facilité par la forme du dispositif
  • H01L 23/538 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre la structure d'interconnexion entre une pluralité de puces semi-conductrices se trouvant au-dessus ou à l'intérieur de substrats isolants

43.

ELECTRONIC DEVICE

      
Numéro d'application 19077025
Statut En instance
Date de dépôt 2025-03-11
Date de la première publication 2025-06-26
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Lin, Chih Lung
  • Tseng, Kuei-Hao
  • Tsui, Te Kao
  • Wang, Kai Hung
  • Lin, Hung-I

Abrégé

The present disclosure provides an electronic device. The electronic device includes a flexible element, and a sensing element adjacent to the flexible element and configured to detect a biosignal. The electronic device also includes an active component in the flexible element and electrically connected with the sensing element. A method of manufacturing an electronic device is also disclosed.

Classes IPC  ?

  • A61B 5/00 - Mesure servant à établir un diagnostic Identification des individus
  • A61B 5/024 - Mesure du pouls ou des pulsations cardiaques
  • A61B 5/0531 - Mesure de l’impédance de la peau
  • A61B 5/145 - Mesure des caractéristiques du sang in vivo, p. ex. de la concentration des gaz dans le sang ou de la valeur du pH du sang
  • A61B 5/318 - Modalités électriques se rapportant au cœur, p. ex. électrocardiographie [ECG]
  • A61B 5/369 - Électroencéphalographie [EEG]
  • A61B 5/389 - Électromyographie [EMG]
  • A61B 5/398 - Électrooculographie [EOG], p. ex. pour la détection du nystagmusÉlectrorétinographie [ERG]
  • H05K 1/02 - Circuits imprimés Détails

44.

PACKAGE STRUCTURE

      
Numéro d'application 18391567
Statut En instance
Date de dépôt 2023-12-20
Date de la première publication 2025-06-26
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Min, Fan-Yu
  • Lee, Chen-Hung

Abrégé

A package structure includes an interconnector, a first encapsulation layer, a second encapsulation layer. The interconnector includes a lower portion and an upper portion located on the lower portion. The first encapsulation layer encapsulates the lower portion, and has a first top surface adjacent to the upper portion. The first top surface includes a first region and a second region different from the first region. The second encapsulation layer encapsulates the upper portion, and has a second bottom surface and a second top surface. The second bottom surface faces the first top surface. The second top surface is opposite to the second bottom surface. The second top surface includes a third region and a fourth region different from the third region. A first elevation difference between a first elevation of the first region and a second elevation of the second region is greater than a second elevation difference between a third elevation of the third region and a fourth elevation of the fourth region.

Classes IPC  ?

  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/29 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par le matériau
  • H01L 23/498 - Connexions électriques sur des substrats isolants

45.

BONDING STRUCTURE AND PRE-BONDING STRUCTURE

      
Numéro d'application 18391585
Statut En instance
Date de dépôt 2023-12-20
Date de la première publication 2025-06-26
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Hung, Yun-Ching
  • Chiang, Chun-Wei
  • Lin, Yung-Sheng

Abrégé

A bonding structure and a pre-bonding structure are provided. The bonding structure includes a lower substrate; a low melting point conductive layer disposed over the lower substrate; a high melting point conductive layer including a lower portion and an upper portion, wherein the low melting point conductive layer is between the upper portion and the lower portion of the high melting point conductive layer; a dielectric layer encapsulating the low melting point conductive layer and the high melting point conductive layer; and an upper substrate disposed on the upper portion of the high melting point conductive layer, wherein an interface between the upper substrate and the high melting point conductive layer is substantially co-level with an interface between the dielectric layer and the upper substrate.

Classes IPC  ?

  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide

46.

OPTOELECTRONIC PACKAGE

      
Numéro d'application 19056025
Statut En instance
Date de dépôt 2025-02-18
Date de la première publication 2025-06-19
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Lin, Jr-Wei
  • Lu, Mei-Ju

Abrégé

An optoelectronic package is provided. The optoelectronic package includes a photonic component, an optical component, and a connection element. The photonic component includes an optical transmission portion, which includes a plurality of first terminals exposed from a first surface of the photonic component. The optical component faces the first surface of the photonic component. The optical component is configured to transmit optical signals to or receive optical signals from the optical transmission portion. The connection element is disposed between the first surface of the photonic component and the optical component. The connection element is configured to reshape the optical signals.

Classes IPC  ?

  • G02B 6/42 - Couplage de guides de lumière avec des éléments opto-électroniques
  • B82Y 20/00 - Nano-optique, p. ex. optique quantique ou cristaux photoniques
  • G02B 6/10 - Guides de lumièreDétails de structure de dispositions comprenant des guides de lumière et d'autres éléments optiques, p. ex. des moyens de couplage du type guide d'ondes optiques
  • G02B 6/12 - Guides de lumièreDétails de structure de dispositions comprenant des guides de lumière et d'autres éléments optiques, p. ex. des moyens de couplage du type guide d'ondes optiques du genre à circuit intégré
  • G02B 6/122 - Éléments optiques de base, p. ex. voies de guidage de la lumière
  • G02B 6/26 - Moyens de couplage optique
  • G02B 6/30 - Moyens de couplage optique pour usage entre fibre et dispositif à couche mince
  • G02B 6/36 - Moyens de couplage mécaniques

47.

SEMICONDUCTOR PACKAGE STRUCTURE

      
Numéro d'application 19045468
Statut En instance
Date de dépôt 2025-02-04
Date de la première publication 2025-06-05
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Hsieh, Ya-Yu
  • Kao, Chin-Li
  • Tsai, Chung-Hsuan
  • Chen, Chia-Pin

Abrégé

The present disclosure provides a semiconductor package structure having a semiconductor die having an active surface, a conductive bump on the active surface, configured to electrically couple the semiconductor die to an external circuit, the conductive bump having a bump height, a dielectric encapsulating the semiconductor die and the conductive bump, and a plurality of fillers in the dielectric, each of the fillers comprising a diameter, wherein a maximum diameter of the fillers is smaller than the bump height.

Classes IPC  ?

  • H01L 23/29 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par le matériau
  • H01L 21/66 - Test ou mesure durant la fabrication ou le traitement
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition

48.

PACKAGE STRUCTURE

      
Numéro d'application 19045470
Statut En instance
Date de dépôt 2025-02-04
Date de la première publication 2025-06-05
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Kung, Cheng-Yuan
  • Shih, Hsu-Chiang
  • Lin, Hung-Yi
  • Huang, Chien-Mei

Abrégé

A package structure includes an encapsulant, a patterned circuit structure, at least one electronic component and a shrinkage modifier. The patterned circuit structure is disposed on the encapsulant and includes a pad. The electronic component is disposed on the patterned circuit structure, and includes a bump electrically connected to the pad. The shrinkage modifier is encapsulated in the encapsulant and configured to reduce a relative displacement between the bump and the pad along a horizontal direction in an environment of temperature variation.

Classes IPC  ?

  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 23/538 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre la structure d'interconnexion entre une pluralité de puces semi-conductrices se trouvant au-dessus ou à l'intérieur de substrats isolants
  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans une seule des sous-classes , , , , ou , p. ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe

49.

SEMICONDUCTOR DEVICE PACKAGE AND METHOD OF MANUFACTURING THE SAME

      
Numéro d'application 19051134
Statut En instance
Date de dépôt 2025-02-11
Date de la première publication 2025-06-05
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Ho, Cheng-Lin
  • Lee, Chih-Cheng
  • Chen, Chun Chen
  • Yu, Yuanhao

Abrégé

A semiconductor device package includes a substrate and an antenna module. The substrate has a first surface and a second surface opposite to the first surface. The antenna module is disposed on the first surface of the substrate with a gap. The antenna module has a support and an antenna layer. The support has a first surface facing away from the substrate and a second surface facing the substrate. The antenna layer is disposed on the first surface of the support. The antenna layer has a first antenna pattern and a first dielectric layer.

Classes IPC  ?

  • H01Q 1/22 - SupportsMoyens de montage par association structurale avec d'autres équipements ou objets
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 23/66 - Adaptations pour la haute fréquence
  • H01Q 1/40 - Éléments rayonnants recouverts avec, ou enrobés d'une matière protectrice
  • H01Q 21/00 - Systèmes ou réseaux d'antennes
  • H01Q 21/06 - Réseaux d'unités d'antennes, de même polarisation, excitées individuellement et espacées entre elles

50.

ELECTRONIC DEVICE AND METHOD OF MANUFACTURING THE SAME

      
Numéro d'application 18527170
Statut En instance
Date de dépôt 2023-12-01
Date de la première publication 2025-06-05
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Hou, Yi-Hung
  • Tsai, Yu-Pin
  • Chen, Bo Hua

Abrégé

The present disclosure provides an electronic device and a method of manufacturing the same. The electronic device includes a power die and a patterned layer. The power die has a front surface, a backside surface, and a lateral surface extending between the front surface and the backside surface. The patterned layer is disposed on the backside surface. The patterned layer is indented from the lateral surface of the power die.

Classes IPC  ?

  • H01L 21/78 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels
  • H01L 23/495 - Cadres conducteurs
  • H01L 29/16 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée
  • H01L 29/417 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative transportant le courant à redresser, à amplifier ou à commuter
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée

51.

PACKAGE STRUCTURE AND CIRCUIT LAYER STRUCTURE INCLUDING DUMMY TRACE AND MANUFACTURING METHOD THEREFOR

      
Numéro d'application 19051136
Statut En instance
Date de dépôt 2025-02-11
Date de la première publication 2025-06-05
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s) Lu, Wen-Long

Abrégé

A package structure and a circuit layer structure are provided in the present disclosure. The package structure includes a wiring structure, a first electronic device, a second electronic device and at least one dummy trace. The wiring structure includes a plurality of interconnection traces. The first electronic device and the second electronic device are disposed on the wiring structure, and electrically connected to each other through the interconnection traces. The dummy trace is adjacent to the interconnection traces. A mechanical strength of the at least one dummy trace is less than a mechanical strength of one of the interconnection traces.

Classes IPC  ?

  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition

52.

ANTENNA DEVICE

      
Numéro d'application 19033478
Statut En instance
Date de dépôt 2025-01-21
Date de la première publication 2025-05-29
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s) Gerber, Mark

Abrégé

The present disclosure provides an antenna device. The antenna device includes a dielectric element including a first region and a second region, a first antenna disposed on the first region, and a second antenna disposed on the second region. The first antenna and the second antenna are configured to operate in different frequencies. The first antenna and the second antenna are misaligned in directions perpendicular and parallel to a surface of the dielectric element on which the first antenna or the second antenna is disposed.

Classes IPC  ?

  • H01Q 5/378 - Combinaison d’éléments alimentés et d’éléments passifs
  • H01Q 1/22 - SupportsMoyens de montage par association structurale avec d'autres équipements ou objets
  • H01Q 23/00 - Antennes comportant des circuits ou des éléments de circuit actifs qui leur sont intégrés ou liés

53.

ELECTRONIC PACKAGE STRUCTURE

      
Numéro d'application 19038686
Statut En instance
Date de dépôt 2025-01-27
Date de la première publication 2025-05-29
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Kuo, Chiung-Ying
  • Kuo, Hung-Chun

Abrégé

An electronic package structure is provided. The electronic package structure includes a first carrier, a first electronic component, a first optical channel, and a second electronic component. The first electronic component is disposed on or within the first carrier. The first optical channel is disposed within the first carrier. The first optical channel is configured to provide optical communication between the first electronic component and the second electronic component. The first carrier is configured to electrically connect the first electronic component.

Classes IPC  ?

  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • G02B 6/12 - Guides de lumièreDétails de structure de dispositions comprenant des guides de lumière et d'autres éléments optiques, p. ex. des moyens de couplage du type guide d'ondes optiques du genre à circuit intégré
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition

54.

SEMICONDUCTOR DEVICE PACKAGE

      
Numéro d'application 19038684
Statut En instance
Date de dépôt 2025-01-27
Date de la première publication 2025-05-29
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s) Chang, Wei-Tung

Abrégé

The present disclosure provides a semiconductor device package including a first device, a second device, and a spacer. The first device includes a substrate having a first dielectric constant. The second device includes a dielectric element, an antenna, and a reinforcing element. The dielectric element has a second dielectric constant less than the first dielectric constant. The antenna is at least partially within the dielectric element. The reinforcing element is disposed on the dielectric element, and the reinforcing element has a third dielectric constant greater than the first dielectric constant. The spacer is disposed between the first device and the second device and configured to define a distance between the first device and the second device

Classes IPC  ?

  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 23/66 - Adaptations pour la haute fréquence

55.

ELECTRONIC DEVICE

      
Numéro d'application 18518322
Statut En instance
Date de dépôt 2023-11-22
Date de la première publication 2025-05-22
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Lu, Yung-Li
  • Lin, Cheng-Nan

Abrégé

An electronic device is disclosed. The electronic device includes a first module having a first electronic component, a second module at least partially overlapped with the first module and having an encapsulant, and a first power path penetrating through the encapsulant and providing a first power signal to a backside surface of the first electronic component.

Classes IPC  ?

  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 25/00 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 25/18 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types prévus dans plusieurs différents groupes principaux de la même sous-classe , , , , ou

56.

OPTICAL PACKAGE STRUCTURE

      
Numéro d'application 18511996
Statut En instance
Date de dépôt 2023-11-16
Date de la première publication 2025-05-22
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Chan, Hsun-Wei
  • Tang, Shih-Chieh
  • Lai, Lu-Ming
  • Chen, Tzu Hui

Abrégé

An optical package structure is provided. The optical package structure includes a first substrate, a second substrate, a first optical component, a second optical component, and an electrical shielding element. The second substrate is over the first substrate. The first substrate and the second substrate collectively define a first cavity. The first optical component is disposed in the first cavity. The second optical component is disposed over the first substrate. The electrical shielding element is disposed adjacent to a sidewall of the first cavity and between the first optical component and the second optical component.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p. ex. la lumière
  • H01L 21/48 - Fabrication ou traitement de parties, p. ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes ou
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 25/16 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types couverts par plusieurs des sous-classes , , , , ou , p. ex. circuit hybrides

57.

SEMICONDUCTOR DEVICE PACKAGE AND METHOD OF MANUFACTURING THE SAME

      
Numéro d'application 19033476
Statut En instance
Date de dépôt 2025-01-21
Date de la première publication 2025-05-22
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Hsu, Shao-En
  • Cho, Huei-Shyong
  • Lu, Shih-Wen

Abrégé

A semiconductor device package includes a substrate, a first antenna pattern and a second antenna pattern. The substrate has a first surface and a second surface opposite to the first surface. The first antenna pattern is disposed over the first surface of the substrate. The first antenna pattern has a first bandwidth. The second antenna pattern is disposed over the first antenna pattern. The second antenna pattern has a second bandwidth different from the first bandwidth. The first antenna pattern and the second antenna pattern are at least partially overlapping in a direction perpendicular to the first surface of the substrate.

Classes IPC  ?

  • H01Q 1/52 - Moyens pour réduire le couplage entre les antennesMoyens pour réduire le couplage entre une antenne et une autre structure
  • H01Q 1/22 - SupportsMoyens de montage par association structurale avec d'autres équipements ou objets
  • H01Q 1/24 - SupportsMoyens de montage par association structurale avec d'autres équipements ou objets avec appareil récepteur
  • H01Q 1/48 - Moyens de mise à la terreÉcrans de terreContrepoids
  • H01Q 5/378 - Combinaison d’éléments alimentés et d’éléments passifs
  • H01Q 21/06 - Réseaux d'unités d'antennes, de même polarisation, excitées individuellement et espacées entre elles

58.

OPTOELECTRONIC STRUCTURE

      
Numéro d'application 18506094
Statut En instance
Date de dépôt 2023-11-09
Date de la première publication 2025-05-15
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Lin, Jr-Wei
  • Lu, Mei-Ju
  • Yang, Pei-Jung

Abrégé

An optoelectronic structure is provided. The optoelectronic structure includes a carrier, a first optical component, and a second optical component. The first optical component is supported by the carrier. The second optical component is supported by the first optical component and optically coupled to the first optical component.

Classes IPC  ?

  • G02B 6/42 - Couplage de guides de lumière avec des éléments opto-électroniques
  • H01S 5/00 - Lasers à semi-conducteurs
  • H01S 5/02315 - Éléments de support, p. ex. bases ou montures

59.

ELECTRONIC DEVICE

      
Numéro d'application 18510535
Statut En instance
Date de dépôt 2023-11-15
Date de la première publication 2025-05-15
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Wang, Meng-Jen
  • Tseng, Chien-Yuan
  • Chang, Zhong Kai
  • Lee, Shao-Chang
  • Tien, Shih-Wei
  • Yang, Jyun-Jhih
  • Wang, You-Chi
  • Li, Dian-Yong
  • Lin, Yi Min
  • Yeh, Jung-Liang

Abrégé

The present disclosure provides an electronic device. The electronic device includes a substrate, an electronic component, a circuit structure, and a shielding layer. The electronic component is disposed under the substrate. The circuit structure is disposed under the substrate. The shielding layer is disposed under the substrate and covers the electronic component and connected to the circuit structure. The circuit structure and the shielding layer are collectively configured to block the electronic component from electromagnetic interference.

Classes IPC  ?

60.

ELECTRONIC DEVICE

      
Numéro d'application 18510493
Statut En instance
Date de dépôt 2023-11-15
Date de la première publication 2025-05-15
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Lee, Pao-Nan
  • Chang, Yu-Hsun
  • Wu, Nan-Yi

Abrégé

An electronic device is disclosed. The electronic device includes a first electronic component, a second electronic component, and a reinforcing component. The first electronic component is fabricated by a first technology node. The second electronic component is fabricated by a second technology node different from the first technology node. The reinforcing component supports the first electronic component and the second electronic component. The first electronic component has an upper surface facing the reinforcing component and a lower surface configured to receive a first power.

Classes IPC  ?

  • H01L 23/48 - Dispositions pour conduire le courant électrique vers le ou hors du corps à l'état solide pendant son fonctionnement, p. ex. fils de connexion ou bornes
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 23/538 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre la structure d'interconnexion entre une pluralité de puces semi-conductrices se trouvant au-dessus ou à l'intérieur de substrats isolants

61.

PACKAGE STRUCTURE AND TESTING METHOD

      
Numéro d'application 19021135
Statut En instance
Date de dépôt 2025-01-14
Date de la première publication 2025-05-15
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Wang, Chen-Chao
  • Tsai, Tsung-Tang
  • Huang, Chih-Yi

Abrégé

A package structure and a testing method are provided. The package structure includes a wiring structure, a first electronic device and a second electronic device. The wiring structure includes at least one dielectric layer, at least one conductive circuit layer in contact with the dielectric layer, and at least one test circuit structure in contact with the dielectric layer. The test circuit structure is disposed adjacent to the interconnection portion of the conductive circuit layer. The first electronic device is electrically connected to the wiring structure. The second electronic device is electrically connected to the wiring structure. The second electronic device is electrically connected to the first electronic device through the interconnection portion of the conductive circuit layer.

Classes IPC  ?

  • G01R 31/28 - Test de circuits électroniques, p. ex. à l'aide d'un traceur de signaux
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 23/538 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre la structure d'interconnexion entre une pluralité de puces semi-conductrices se trouvant au-dessus ou à l'intérieur de substrats isolants
  • H01L 23/552 - Protection contre les radiations, p. ex. la lumière
  • H01L 25/18 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types prévus dans plusieurs différents groupes principaux de la même sous-classe , , , , ou

62.

WIRING STRUCTURE AND METHOD FOR MANUFACTURING THE SAME

      
Numéro d'application 19021138
Statut En instance
Date de dépôt 2025-01-14
Date de la première publication 2025-05-15
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Huang, Wen Hung
  • Shih, Meng-Kai
  • Lai, Wei-Hong
  • Sun, Wei Chu

Abrégé

A wiring structure includes an upper conductive structure, a lower conductive structure, an intermediate layer and at least one through via. The upper conductive structure includes at least one upper dielectric layer and at least one upper circuit layer in contact with the upper dielectric layer. The lower conductive structure includes at least one lower dielectric layer and at least one lower circuit layer in contact with the lower dielectric layer. The intermediate layer is disposed between the upper conductive structure and the lower conductive structure and bonds the upper conductive structure and the lower conductive structure together. The through via extends through the upper conductive structure, the intermediate layer and the lower conductive structure.

Classes IPC  ?

  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 21/48 - Fabrication ou traitement de parties, p. ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes ou
  • H01L 21/66 - Test ou mesure durant la fabrication ou le traitement
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 23/367 - Refroidissement facilité par la forme du dispositif
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 23/552 - Protection contre les radiations, p. ex. la lumière

63.

ELECTRONIC PACKAGE STRUCTURE AND METHOD FOR MANUFACTURING THE SAME

      
Numéro d'application 19026012
Statut En instance
Date de dépôt 2025-01-16
Date de la première publication 2025-05-15
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Wang, Wei-Jen
  • Wang, Yi Dao
  • Lin, Tung Yao

Abrégé

An electronic package structure and a method for manufacturing the same are provided. The electronic package structure includes a first electronic component, a second electronic component, an interconnection element, an insulation layer, and an encapsulant. The second electronic component is disposed adjacent to the first electronic component. The interconnection element is disposed between the first electronic component and the second electronic component. The insulation layer is disposed between the first electronic component and the second electronic component and has a side surface and a top surface connecting to the side surface. The encapsulant surrounds the interconnection element and at least partially covers the top surface of the insulation layer and has an extended portion in contact with the side surface of the insulation layer.

Classes IPC  ?

  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/498 - Connexions électriques sur des substrats isolants

64.

ELECTRONIC DEVICE

      
Numéro d'application 18500933
Statut En instance
Date de dépôt 2023-11-02
Date de la première publication 2025-05-08
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Ho, Cheng-Yu
  • Huang, Hong-Sheng
  • Hsieh, Sheng-Chi
  • Hsu, Shao-En
  • Cho, Huei-Shyong

Abrégé

The present disclosure relates to an electronic device that includes a first electronic component, a second electronic component, an interconnection structure below the first electronic component and the second electronic component and electrically connecting the first electronic component to the second electronic component, and a first waveguide below the first electronic component and the second electronic component and configured to transmit electromagnetic waves.

Classes IPC  ?

  • H01L 23/538 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre la structure d'interconnexion entre une pluralité de puces semi-conductrices se trouvant au-dessus ou à l'intérieur de substrats isolants
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans une seule des sous-classes , , , , ou , p. ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe
  • H01P 3/00 - Guides d'ondesLignes de transmission du type guide d'ondes
  • H01Q 1/22 - SupportsMoyens de montage par association structurale avec d'autres équipements ou objets

65.

PACKAGE STRUCTURE

      
Numéro d'application 18501956
Statut En instance
Date de dépôt 2023-11-03
Date de la première publication 2025-05-08
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Cheng, Po-Jen
  • Wang, Wei-Jen
  • Chen, Wei-Long
  • Wang, Hao-Chung
  • Chan, Kai-Wen

Abrégé

A package structure is provided. The package structure includes a substrate, a first electronic component, a first electrical connector, and a protective layer. The first electronic component is over the substrate. The first electrical connector is between the substrate and the first electronic component. The protective layer encapsulates the first electrical connector. The protective layer has a first curved lateral surface concave toward the first electrical connector and recessed with respect to a lateral surface of the first electronic component.

Classes IPC  ?

  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 25/10 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans une seule des sous-classes , , , , ou , p. ex. ensembles de diodes redresseuses les dispositifs ayant des conteneurs séparés

66.

WEARABLE DEVICE

      
Numéro d'application 19012803
Statut En instance
Date de dépôt 2025-01-07
Date de la première publication 2025-05-01
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s) Yeh, Chang-Lin

Abrégé

A wearable device is provided. The wearable device includes an electronic component and an encapsulant. The encapsulant includes a low-penetrability region encapsulating the electronic component and a high-penetrability region physically separated from the electronic component.

Classes IPC  ?

  • A61B 5/00 - Mesure servant à établir un diagnostic Identification des individus
  • H05K 5/00 - Enveloppes, coffrets ou tiroirs pour appareils électriques
  • H05K 5/06 - Enveloppes scellées hermétiquement

67.

ELECTRONIC DEVICE

      
Numéro d'application 18490615
Statut En instance
Date de dépôt 2023-10-19
Date de la première publication 2025-04-24
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s) Pan, Jen-Hao

Abrégé

An electronic device is provided. The electronic device includes a first circuit structure, a second circuit structure, a conductive layer, and a supporting structure. The conductive layer is disposed between the first circuit structure and the second circuit structure. The supporting structure is at least partially covered by the conductive layer and defines a space configured to vent gas

Classes IPC  ?

  • H01L 23/495 - Cadres conducteurs
  • H01L 21/48 - Fabrication ou traitement de parties, p. ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes ou
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans une seule des sous-classes , , , , ou , p. ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe

68.

ELECTRONIC DEVICE

      
Numéro d'application 18491720
Statut En instance
Date de dépôt 2023-10-20
Date de la première publication 2025-04-24
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Hsu, Chih-Jing
  • Fang, Hsu-Nan

Abrégé

An electronic device is disclosed. The electronic device includes a unit chip. The unit chip includes an electronic component having a power delivery circuit and a reinforcement supporting the electronic component. The reinforcement is configured to transmit a power signal to the power delivery circuit. The reinforcement includes a thermosetting reinforcement or a glass reinforcement.

Classes IPC  ?

  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 25/00 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 25/18 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types prévus dans plusieurs différents groupes principaux de la même sous-classe , , , , ou

69.

ELECTRONIC DEVICE AND METHOD OF MANUFACTURING THE SAME

      
Numéro d'application 19007363
Statut En instance
Date de dépôt 2024-12-31
Date de la première publication 2025-04-24
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Pi, Tun-Ching
  • Chen, Ming-Hung

Abrégé

The present disclosure provides an electronic device and method of manufacturing the same. The electronic device includes a first region, a second region, an electronic component, and a first sensing element. The second region is adjacent to the first region. The first region has a first pliability. The second region has a second pliability. The second pliability is greater than the first pliability. The electronic component is disposed at the first region. The first sensing element is disposed at the second region and electrically connected to the electronic component.

Classes IPC  ?

  • H05K 3/34 - Connexions soudées
  • A61B 5/00 - Mesure servant à établir un diagnostic Identification des individus
  • G06F 1/16 - Détails ou dispositions de structure
  • H05K 1/02 - Circuits imprimés Détails

70.

SEMICONDUCTOR DEVICE PACKAGE AND METHOD OF MANUFACTURING THE SAME

      
Numéro d'application 19001307
Statut En instance
Date de dépôt 2024-12-24
Date de la première publication 2025-04-24
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s) Liu, Chao Wei

Abrégé

A semiconductor device package and a method of manufacturing the same are provided. The semiconductor device package includes a first carrier, an encapsulant, a second carrier and one or more supporters. The first carrier has a first surface and a first side contiguous with the first surface. The encapsulant is on the first surface of the first carrier, and the first side of the first carrier is exposed from the encapsulant. The second carrier is disposed over the first carrier. The one or more supporters are spaced apart from the first side of the first carrier and connected between the first carrier and the second carrier. The one or more supporters are arranged asymmetrically with respect to the geographic center of the first carrier. The one or more supporters are fully sealed in the encapsulant.

Classes IPC  ?

  • H01L 23/538 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre la structure d'interconnexion entre une pluralité de puces semi-conductrices se trouvant au-dessus ou à l'intérieur de substrats isolants
  • H01L 21/48 - Fabrication ou traitement de parties, p. ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes ou
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 25/16 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types couverts par plusieurs des sous-classes , , , , ou , p. ex. circuit hybrides

71.

WEARABLE COMPONENT, EAR TIP, AND METHOD OF MANUFACTURING A WEARABLE COMPONENT

      
Numéro d'application 19006183
Statut En instance
Date de dépôt 2024-12-30
Date de la première publication 2025-04-24
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Wu, Chang Yi
  • Lin, Hung Yi
  • Chen, Jenchun

Abrégé

The present disclosure provides a wearable component. The wearable component includes a first carrier and a first electronic component at least partially embedded within the first carrier. The first carrier and the first electronic component define a space configured for audio transmission. An ear tip and a method of manufacturing a wearable component are also provided.

Classes IPC  ?

72.

SEMICONDUCTOR PACKAGE STRUCTURE

      
Numéro d'application 19000635
Statut En instance
Date de dépôt 2024-12-23
Date de la première publication 2025-04-17
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Chang, Yung-Shun
  • Lee, Teck-Chong

Abrégé

A semiconductor package structure includes a circuit pattern structure, an encapsulant and an anchoring structure. The encapsulant is disposed on the circuit pattern structure. The anchoring structure is disposed adjacent to an interface between the encapsulant and the circuit pattern structure, and is configured to reduce a difference between a variation of expansion of the encapsulant and a variation of expansion of the circuit pattern structure in an environment of temperature variation.

Classes IPC  ?

  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition

73.

SEMICONDUCTOR DEVICE PACKAGE AND A METHOD OF MANUFACTURING THE SAME

      
Numéro d'application 18984988
Statut En instance
Date de dépôt 2024-12-17
Date de la première publication 2025-04-10
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Hsiao, Hsu-Liang
  • Lai, Lu-Ming
  • Huang, Ching-Han
  • Shen, Chia-Hung

Abrégé

At least some embodiments of the present disclosure relate to a semiconductor device package. The semiconductor device package includes a substrate with a first groove and a semiconductor device. The first groove has a first portion, a second portion, and a third portion, and the second portion is between the first portion and the third portion. The semiconductor device includes a membrane and is disposed on the second portion of the first groove. The semiconductor device has a first surface adjacent to the substrate and opposite to the membrane. The membrane is exposed by the first surface.

Classes IPC  ?

  • H01L 23/13 - Supports, p. ex. substrats isolants non amovibles caractérisés par leur forme
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 23/538 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre la structure d'interconnexion entre une pluralité de puces semi-conductrices se trouvant au-dessus ou à l'intérieur de substrats isolants
  • H01L 25/18 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types prévus dans plusieurs différents groupes principaux de la même sous-classe , , , , ou

74.

SEMICONDUCTOR DEVICE PACKAGE

      
Numéro d'application 18976228
Statut En instance
Date de dépôt 2024-12-10
Date de la première publication 2025-03-27
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Hsieh, Hao-Chih
  • Pi, Tun-Ching
  • Chiang, Sung-Hung
  • Chen, Yu-Chang

Abrégé

A semiconductor device package includes a number of interposers mounted to the carrier, wherein the number of interposers may be arranged in an irregular pattern.

Classes IPC  ?

  • H01L 23/538 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre la structure d'interconnexion entre une pluralité de puces semi-conductrices se trouvant au-dessus ou à l'intérieur de substrats isolants
  • H01L 23/13 - Supports, p. ex. substrats isolants non amovibles caractérisés par leur forme
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 23/552 - Protection contre les radiations, p. ex. la lumière
  • H01L 25/16 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types couverts par plusieurs des sous-classes , , , , ou , p. ex. circuit hybrides

75.

SUBSTRATE, SEMICONDUCTOR DEVICE PACKAGE AND METHOD OF MANUFACTURING THE SAME

      
Numéro d'application 18976255
Statut En instance
Date de dépôt 2024-12-10
Date de la première publication 2025-03-27
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Ho, Cheng-Lin
  • Lee, Chih-Cheng

Abrégé

A substrate includes a first dielectric layer having a first surface and a second dielectric layer having a first surface disposed adjacent to the first surface of the first dielectric layer. The substrate further includes a first conductive via disposed in the first dielectric layer and having a first end adjacent to the first surface of the first dielectric layer and a second end opposite the first end. The substrate further includes a second conductive via disposed in the second dielectric layer and having a first end adjacent to the first surface of the second dielectric layer. A width of the first end of the first conductive via is smaller than a width of the second end of the first conductive via, and a width of the first end of the second conductive via is smaller than the width of the first end of the first conductive via.

Classes IPC  ?

  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 21/48 - Fabrication ou traitement de parties, p. ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes ou
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition

76.

PACKAGE STRUCTURE

      
Numéro d'application 18371377
Statut En instance
Date de dépôt 2023-09-21
Date de la première publication 2025-03-27
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Wang, Paofa
  • Chang, Huang Ming
  • Chang, Yung-Hsing
  • Chen, Yung-Chi
  • Su, Hsiu-Hung

Abrégé

A package structure is provided. The package structure includes a substrate, a sensing device, a light transmissive member, and a bonding structure. The sensing device is over the substrate, and the light transmissive member is over the sensing device. The bonding structure has an upper surface connected to the light transmissive member and a lower surface connected to the sensing device. A width of the upper surface is less than a width of the lower surface of the bonding structure.

Classes IPC  ?

  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/498 - Connexions électriques sur des substrats isolants

77.

PACKAGE STRUCTURE

      
Numéro d'application 18373853
Statut En instance
Date de dépôt 2023-09-27
Date de la première publication 2025-03-27
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s) Ho, Hsin-Ying

Abrégé

A package structure is provided. The package structure includes a substrate, a first electronic component, an interposer, a conductive wire, and a conductive adhesive. The first electronic component and the interposer are disposed over the substrate. The conductive wire connects the first electronic component to the interposer. The conductive adhesive (connects the interposer to the substrate.

Classes IPC  ?

  • H01L 33/62 - Dispositions pour conduire le courant électrique vers le corps semi-conducteur ou depuis celui-ci, p.ex. grille de connexion, fil de connexion ou billes de soudure
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 25/075 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans une seule des sous-classes , , , , ou , p. ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe
  • H01L 25/16 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types couverts par plusieurs des sous-classes , , , , ou , p. ex. circuit hybrides
  • H01L 33/54 - Encapsulations ayant une forme particulière

78.

OPTICAL PACKAGE STRUCTURE

      
Numéro d'application 18369108
Statut En instance
Date de dépôt 2023-09-15
Date de la première publication 2025-03-20
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Chen, Jenchun
  • Shih, Pai-Sheng
  • Chen, Kuan-Fu
  • Chang, Cheng Kai

Abrégé

An optical package structure is provided. The optical package structure includes a carrier, an optical emitter, an optical receiver, an optical barrier, and an insulating structure. The optical emitter and the optical receiver are over the carrier. The optical barrier is over the carrier and between the optical emitter and the optical receiver, wherein the optical barrier defines a cavity. The insulating structure is filled in the cavity, wherein an elevation of a top surface of the insulating structure is lower than an elevation of a top surface of the optical barrier with respect to a surface of the carrier.

Classes IPC  ?

  • H01L 25/16 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types couverts par plusieurs des sous-classes , , , , ou , p. ex. circuit hybrides

79.

ELECTRONIC PACKAGE STRUCTURE

      
Numéro d'application 18967532
Statut En instance
Date de dépôt 2024-12-03
Date de la première publication 2025-03-20
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Tseng, Chi Sheng
  • Lai, Lu-Ming
  • Huang, Ching-Han
  • Lai, Kuo-Hua
  • Liu, Hui-Chung

Abrégé

The present disclosure provides a semiconductor package structure. The semiconductor package structure includes a substrate, a first electronic component and a support component. The first electronic component is disposed on the substrate. The first electronic component has a backside surface facing a first surface of the substrate. The support component is disposed between the backside surface of the first electronic component and the first surface of the substrate. The backside surface of the first electronic component has a first portion connected to the support component and a second portion exposed from the support component.

Classes IPC  ?

  • H03H 9/24 - Détails de réalisation de résonateurs en matériau qui n'est ni piézo-électrique, ni électrostrictif, ni magnétostrictif
  • H03H 3/007 - Appareils ou procédés spécialement adaptés à la fabrication de réseaux d'impédance, de circuits résonnants, de résonateurs pour la fabrication de résonateurs ou de réseaux électromécaniques
  • H03H 9/05 - Supports
  • H03H 9/08 - Supports avec moyens pour réguler la température
  • H03H 9/10 - Montage dans des boîtiers
  • H03L 1/02 - Stabilisation du signal de sortie du générateur contre les variations de valeurs physiques, p. ex. de l'alimentation en énergie contre les variations de température uniquement
  • H03L 1/04 - Détails structurels destinés à maintenir la température constante

80.

METHOD FOR MANUFACTURING OPTOELECTRONIC STRUCTURE AND A PACKAGE STRUCTURE

      
Numéro d'application 18369107
Statut En instance
Date de dépôt 2023-09-15
Date de la première publication 2025-03-20
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Yang, Pei-Jung
  • Lin, Jr-Wei
  • Lu, Mei-Ju
  • Chen, Chi-Han

Abrégé

A method for manufacturing an optoelectronic structure and a package structure are provided. The method includes providing a substrate and a light source module and a photonic component over the substrate; and adjusting a lens structure to a unit specific position related to the substrate to couple an optical signal from the light source module to the photonic component.

Classes IPC  ?

  • H01L 33/58 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails caractérisés par les éléments du boîtier des corps semi-conducteurs Éléments de mise en forme du champ optique
  • H01L 25/075 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans une seule des sous-classes , , , , ou , p. ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe
  • H01L 25/16 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types couverts par plusieurs des sous-classes , , , , ou , p. ex. circuit hybrides

81.

ELECTRONIC DEVICE

      
Numéro d'application 18369109
Statut En instance
Date de dépôt 2023-09-15
Date de la première publication 2025-03-20
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Kuo, Chiung-Ying
  • Kang, Jung Jui
  • Kuo, Hung-Chun
  • Ting, Chun-Yen

Abrégé

An electronic device is disclosed. The electronic component has a front side and a backside opposite to the front side. The front side is configured to receive a first power. The backside is configured to receive a second power greater than the first power.

Classes IPC  ?

  • H01L 23/48 - Dispositions pour conduire le courant électrique vers le ou hors du corps à l'état solide pendant son fonctionnement, p. ex. fils de connexion ou bornes
  • H01L 23/552 - Protection contre les radiations, p. ex. la lumière
  • H05K 1/02 - Circuits imprimés Détails

82.

SEMICONDUCTOR DEVICE PACKAGE COMPRISING ANTENNA AND COMMUNICATION MODULE

      
Numéro d'application 18959569
Statut En instance
Date de dépôt 2024-11-25
Date de la première publication 2025-03-13
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Hsieh, Meng-Wei
  • Kang, Kuo-Chang

Abrégé

A semiconductor device package includes a first circuit layer, a first emitting device and a second emitting device. The first circuit layer has a first surface and a second surface opposite to the first surface. The first emitting device is disposed on the second surface of the first circuit layer. The first emitting device has a first surface facing the first circuit layer and a second surface opposite to the first surface. The first emitting device has a first conductive pattern disposed on the first surface of the first emitting device. The second emitting device is disposed on the second surface of the first emitting device. The second emitting device has a first surface facing the second surface of the first emitting device and a second surface opposite to the first surface. The second emitting device has a second conductive pattern disposed on the second surface of the emitting device. A coefficient of thermal expansion (CTE) of the first emitting device is greater than a CTE of the second emitting device.

Classes IPC  ?

  • H01L 23/66 - Adaptations pour la haute fréquence
  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/373 - Refroidissement facilité par l'emploi de matériaux particuliers pour le dispositif

83.

INTERPOSER STRUCTURE AND PACKAGE STRUCTURE

      
Numéro d'application 18244205
Statut En instance
Date de dépôt 2023-09-08
Date de la première publication 2025-03-13
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Hsu, Chih-Jing
  • Fang, Hsu-Nan

Abrégé

An interposer structure and a package structure are provided. The interposer structure includes a conductive portion, a dielectric layer, a plurality of first wires, and a plurality of second wires. The conductive portion has a first surface and a second surface opposite to the first surface. The dielectric layer encapsulates the conductive portion and exposes the first surface and the second surface. The first wires are formed on the first surface. The second wires are disposed over the second surface.

Classes IPC  ?

  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans une seule des sous-classes , , , , ou , p. ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe

84.

PACKAGE STRUCTURE

      
Numéro d'application 18244207
Statut En instance
Date de dépôt 2023-09-08
Date de la première publication 2025-03-13
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s) Tang, Shih-Chieh

Abrégé

A package structure includes a substrate, an electronic device, an underfill, and an underfill guide structure. The electronic device is disposed over the substrate. The underfill is outflanked by the substrate and the electronic device. The underfill guide structure is disposed outside of a vertical projection of the circuit structure and horizontally overlaps a gap between the substrate and the electronic device, and configured to reduce an extension of a portion of the underfill outside of the vertical projection along a lateral surface of the electronic device.

Classes IPC  ?

  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 23/498 - Connexions électriques sur des substrats isolants

85.

ANTENNA MODULE

      
Numéro d'application 18244208
Statut En instance
Date de dépôt 2023-09-08
Date de la première publication 2025-03-13
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Hsu, Shao-En
  • Cho, Huei-Shyong
  • Lu, Shih-Wen

Abrégé

An antenna module is provided. The antenna module includes a conductive structure, a first dielectric layer, and a second dielectric layer. The conductive structure defines a first space and a second space over the first space. The first dielectric layer is at least partially within the first space and has a first dielectric constant. The second dielectric layer is at least partially within the second space and has a second dielectric constant different from the first dielectric constant.

Classes IPC  ?

  • H01Q 9/04 - Antennes résonnantes
  • H01Q 13/00 - Cornets ou embouchures de guide d'ondeAntennes à fentesAntennes guide d'onde à ondes de fuiteStructures équivalentes produisant un rayonnement le long du trajet de l'onde guidée

86.

SEMICONDUCTOR DEVICE PACKAGE AND METHOD OF MANUFACTURING THE SAME

      
Numéro d'application 18953030
Statut En instance
Date de dépôt 2024-11-19
Date de la première publication 2025-03-06
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s) Zinck, Christophe

Abrégé

The present disclosure provides a semiconductor device package including a substrate, a waveguide component, and an antenna pattern. The substrate includes a feeding element. The waveguide component is disposed over the substrate. The antenna pattern is disposed over the substrate. The waveguide component is substantially aligned with the feeding element and the antenna pattern.

Classes IPC  ?

  • H01Q 1/22 - SupportsMoyens de montage par association structurale avec d'autres équipements ou objets
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 23/66 - Adaptations pour la haute fréquence
  • H01P 3/08 - MicrorubansTriplaques

87.

ELECTRONIC DEVICE

      
Numéro d'application 18239726
Statut En instance
Date de dépôt 2023-08-29
Date de la première publication 2025-03-06
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Hsieh, Hao-Chih
  • Chang, Chun-Kai
  • Liu, Chao Wei

Abrégé

An electronic device is disclosed. The electronic device includes a first electronic component and a first interposer. The first electronic component is disposed under the interposer and includes a logic circuit and a power delivery circuit disposed between the interposer and the logic circuit. The interposer and the power delivery circuit are collectively configured to function as a power delivery structure which is electrically connected to the logic circuit.

Classes IPC  ?

  • H01L 23/528 - Configuration de la structure d'interconnexion
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 25/16 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types couverts par plusieurs des sous-classes , , , , ou , p. ex. circuit hybrides

88.

ELECTRONIC DEVICE

      
Numéro d'application 18240324
Statut En instance
Date de dépôt 2023-08-30
Date de la première publication 2025-03-06
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Tseng, Kuei-Hao
  • Wang, Kai Hung
  • Lin, Chih Lung

Abrégé

The present disclosure provides an electronic device. The electronic device includes a flexible element having a channel, a first cover at least covering the channel, and a transducing element connected with the flexible element. The transducing element is configured to convert energy from one form to another to deform and affect the flexible element to adjust a dimension of the first cover.

Classes IPC  ?

  • H04R 1/10 - ÉcouteursLeurs fixations
  • H04R 1/02 - BoîtiersMeublesMontages à l'intérieur de ceux-ci

89.

ELECTRONIC DEVICE

      
Numéro d'application 18241206
Statut En instance
Date de dépôt 2023-08-31
Date de la première publication 2025-03-06
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Wang, Kai Hung
  • Tseng, Kuei-Hao
  • Lin, Chih Lung

Abrégé

The present disclosure provides an electronic device. The electronic device includes a flexible element and a deformable element configured to convert energy from one form to make the flexible element compliant with a user's skin.

Classes IPC  ?

90.

ELECTRONIC DEVICE

      
Numéro d'application 18240327
Statut En instance
Date de dépôt 2023-08-30
Date de la première publication 2025-03-06
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s) Lu, Yung-Li

Abrégé

An electronic device is disclosed. The electronic device includes an interposer, a voltage regulator, a first circuit structure, and an electronic component. The voltage regulator is attached to the interposer. The first circuit structure is supported by the interposer. The electronic component is disposed adjacent to the interposer and electrically connected to the voltage regulator through the first circuit structure and the interposer.

Classes IPC  ?

  • H01L 23/538 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre la structure d'interconnexion entre une pluralité de puces semi-conductrices se trouvant au-dessus ou à l'intérieur de substrats isolants
  • H01L 23/36 - Emploi de matériaux spécifiés ou mise en forme, en vue de faciliter le refroidissement ou le chauffage, p. ex. dissipateurs de chaleur
  • H01L 25/10 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans une seule des sous-classes , , , , ou , p. ex. ensembles de diodes redresseuses les dispositifs ayant des conteneurs séparés

91.

PACKAGE STRUCTURE

      
Numéro d'application 18237880
Statut En instance
Date de dépôt 2023-08-24
Date de la première publication 2025-02-27
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Chiang, Chi-Yang
  • Tseng, Man-Wen
  • Chen, Chien-Ching

Abrégé

A package structure includes a wiring structure, a first electronic device and a reinforcement structure. The first electronic device is disposed over the top surface of the wiring structure, and has a bottom surface facing the top surface of the wiring structure. The first electronic device includes a plurality of first wires. The reinforcement structure is disposed over the top surface of the wiring structure, and includes a plurality of second wires directly contacting the plurality of first wires to reduce a variation of an elevation of the bottom surface of the first electronic device with respect to the top surface of the wiring structure.

Classes IPC  ?

  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 23/538 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre la structure d'interconnexion entre une pluralité de puces semi-conductrices se trouvant au-dessus ou à l'intérieur de substrats isolants

92.

METHOD FOR MANUFACTURING PACKAGE STRUCTURE

      
Numéro d'application 18456446
Statut En instance
Date de dépôt 2023-08-25
Date de la première publication 2025-02-27
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Lin, Tung Yao
  • Wang, Yi Dao

Abrégé

A method for manufacturing a package structure is provided. The method includes providing a package structure including a first region and a second region different from the first region, wherein the package structure comprises a package substrate having an active surface and a backside surface; and irradiating the package structure by a first light beam along a first direction from the active surface toward the backside surface, wherein the first light beam only irradiates the first region without irradiating the second region.

Classes IPC  ?

  • H01L 21/48 - Fabrication ou traitement de parties, p. ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes ou
  • B23K 1/00 - Brasage ou débrasage
  • B23K 1/005 - Brasage par énergie rayonnante
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans une seule des sous-classes , , , , ou , p. ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe
  • H01L 25/16 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types couverts par plusieurs des sous-classes , , , , ou , p. ex. circuit hybrides

93.

SEMICONDUCTOR DEVICE PACKAGE

      
Numéro d'application 18943876
Statut En instance
Date de dépôt 2024-11-11
Date de la première publication 2025-02-27
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s) Lu, Wen-Long

Abrégé

A semiconductor device package includes an electronic component and a substrate. The electronic component has a first surface and a second surface. The substrate is connected to the first surface of the electronic component through an adhesive layer. The substrate includes a first antenna disposed over the second surface of the electronic components through the adhesive layer.

Classes IPC  ?

  • H01L 23/66 - Adaptations pour la haute fréquence
  • H01L 21/48 - Fabrication ou traitement de parties, p. ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes ou
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/498 - Connexions électriques sur des substrats isolants
  • H01Q 1/38 - Forme structurale pour éléments rayonnants, p. ex. cône, spirale, parapluie formés par une couche conductrice sur un support isolant

94.

METHOD AND EQUIPMENT FOR MANUFACTURING A PACKAGE STRUCTURE

      
Numéro d'application 18237377
Statut En instance
Date de dépôt 2023-08-23
Date de la première publication 2025-02-27
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Tien, Hsing Kuo
  • Lee, Chih-Cheng

Abrégé

A method and equipment for manufacturing a package structure are disclosed. The equipment includes a first space, a de-bonding apparatus, a second space and a fluid supply device. The de-bonding apparatus is disposed in the first space, and configured to perform a de-bonding process. The second space is disposed around the first space. The fluid supply device is configured to make a first humidity of an atmosphere in the first space greater than a second humidity of an atmosphere in the second space.

Classes IPC  ?

  • H01L 21/67 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitementAppareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants
  • B32B 43/00 - Opérations spécialement adaptées aux produits stratifiés et non prévues ailleurs, p. ex. réparationAppareils pour ces opérations

95.

PACKAGE STRUCTURE AND METHOD FOR MANUFACTURING THE SAME

      
Numéro d'application 18938243
Statut En instance
Date de dépôt 2024-11-05
Date de la première publication 2025-02-20
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s) Fang, Hsu-Nan

Abrégé

A package structure and a method for manufacturing the same are provided. The package structure includes an electronic device, a heat spreader, an intermediate layer and an encapsulant. The electronic device includes a plurality of electrical contacts. The intermediate layer is interposed between the electronic device and the heat spreader. The intermediate layer includes a sintered material. The encapsulant encapsulates the electronic device. A surface of the encapsulant is substantially coplanar with a plurality of surfaces of the electrical contacts.

Classes IPC  ?

  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 21/48 - Fabrication ou traitement de parties, p. ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes ou
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/367 - Refroidissement facilité par la forme du dispositif
  • H01L 23/373 - Refroidissement facilité par l'emploi de matériaux particuliers pour le dispositif

96.

SEMICONDUCTOR PACKAGE STRUCTURE

      
Numéro d'application 18931026
Statut En instance
Date de dépôt 2024-10-29
Date de la première publication 2025-02-13
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Lee, Pao-Nan
  • Wang, Chen-Chao
  • Lee, Chang Chi

Abrégé

A semiconductor package structure is provided. The semiconductor package structure includes an electronic component, and an inductance component. The protection layer encapsulates the electronic component and has a top surface and a bottom surface. The top surface and the bottom surface collectively define a space to accommodate the electronic component. The inductance component outflanks the space from the top surface and the bottom surface of the protection layer.

Classes IPC  ?

  • H01L 23/552 - Protection contre les radiations, p. ex. la lumière
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 25/16 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types couverts par plusieurs des sous-classes , , , , ou , p. ex. circuit hybrides

97.

ELECTRONIC DEVICE

      
Numéro d'application 18929490
Statut En instance
Date de dépôt 2024-10-28
Date de la première publication 2025-02-13
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Pan, Po-Chih
  • Kuo, Hung-Chun

Abrégé

An electronic device is disclosed. The electronic device includes an active component, a power regulating component disposed on the active component, and a patterned conductive element disposed between the active component and the power regulating component. The patterned conductive element is configured to provide one or more heat dissipation paths for the active component and to provide a power path between the active component and the power regulating component.

Classes IPC  ?

  • H01L 23/367 - Refroidissement facilité par la forme du dispositif
  • H01L 23/495 - Cadres conducteurs
  • H01L 23/538 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre la structure d'interconnexion entre une pluralité de puces semi-conductrices se trouvant au-dessus ou à l'intérieur de substrats isolants
  • H01L 25/065 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans une seule des sous-classes , , , , ou , p. ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans le groupe
  • H01L 25/18 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types prévus dans plusieurs différents groupes principaux de la même sous-classe , , , , ou

98.

ELECTRONIC DEVICE

      
Numéro d'application 18923638
Statut En instance
Date de dépôt 2024-10-22
Date de la première publication 2025-02-06
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Ciou, Wei-Jhen
  • Chen, Jenchun
  • Lu, Chang-Fu
  • Shih, Pai-Sheng

Abrégé

An electronic device is provided. The electronic device includes a carrier, a first electronic component, a second electronic component, and an encapsulant. The first electronic component is disposed at a first side of the carrier. The second electronic component is disposed at a second side of the carrier opposite to the first side. The encapsulant encapsulates the first electronic component and has an uneven thickness. The encapsulant is configured to reduce a warpage of the carrier.

Classes IPC  ?

  • H05K 1/02 - Circuits imprimés Détails
  • H05K 1/18 - Circuits imprimés associés structurellement à des composants électriques non imprimés

99.

ELECTRONIC DEVICE

      
Numéro d'application 18228616
Statut En instance
Date de dépôt 2023-07-31
Date de la première publication 2025-02-06
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Yu, Yuanhao
  • Wu, Weifan
  • Syu, Yong-Chang

Abrégé

The present disclosure provides an electronic device. The electronic device includes a circuit structure, an interconnection structure disposed over the circuit structure, and an antenna element disposed over the interconnection structure. The antenna element defines a first recess having a sidewall, and the sidewall of the first recess of the antenna element is configured to feed a signal to the antenna element and is electrically connected to the interconnection structure.

Classes IPC  ?

  • H01Q 1/22 - SupportsMoyens de montage par association structurale avec d'autres équipements ou objets
  • H01Q 1/38 - Forme structurale pour éléments rayonnants, p. ex. cône, spirale, parapluie formés par une couche conductrice sur un support isolant
  • H01Q 21/00 - Systèmes ou réseaux d'antennes

100.

ELECTRONIC DEVICE

      
Numéro d'application 18230579
Statut En instance
Date de dépôt 2023-08-04
Date de la première publication 2025-02-06
Propriétaire Advanced Semiconductor Engineering, Inc. (Taïwan, Province de Chine)
Inventeur(s)
  • Ho, Hsin-Ying
  • Lai, Lu-Ming
  • Tang, Shih-Chieh

Abrégé

An electronic device includes an encapsulant, an optical emitter, and an optical sensor. The optical sensor is encapsulated by the encapsulant. The optical emitter is supported by the encapsulant.

Classes IPC  ?

  1     2     3     ...     17        Prochaine page