Averatek Corporation

États‑Unis d’Amérique

Retour au propriétaire

1-31 de 31 pour Averatek Corporation Trier par
Recheche Texte
Affiner par
Type PI
        Brevet 27
        Marque 4
Juridiction
        États-Unis 20
        International 11
Date
2024 1
2023 1
2022 4
2021 8
2020 10
Voir plus
Classe IPC
C23C 18/16 - Revêtement chimique par décomposition soit de composés liquides, soit de solutions des composés constituant le revêtement, ne laissant pas de produits de réaction du matériau de la surface dans le revêtementDépôt par contact par réduction ou par substitution, p. ex. dépôt sans courant électrique 9
H05K 3/18 - Appareils ou procédés pour la fabrication de circuits imprimés dans lesquels le matériau conducteur est appliqué au support isolant de manière à former le parcours conducteur recherché utilisant la technique de la précipitation pour appliquer le matériau conducteur 7
H05K 3/00 - Appareils ou procédés pour la fabrication de circuits imprimés 6
H05K 3/42 - Trous de passage métallisés 5
C23C 18/18 - Pré-traitement du matériau à revêtir 4
Voir plus
Classe NICE
42 - Services scientifiques, technologiques et industriels, recherche et conception 3
01 - Produits chimiques destinés à l'industrie, aux sciences ainsi qu'à l'agriculture 1
06 - Métaux communs et minerais; objets en métal 1
Statut
En Instance 10
Enregistré / En vigueur 21

1.

ELCAT

      
Numéro de série 98508092
Statut En instance
Date de dépôt 2024-04-18
Propriétaire Averatek Corporation ()
Classes de Nice  ? 42 - Services scientifiques, technologiques et industriels, recherche et conception

Produits et services

Development of technologies in the nature of chemicals and compositions for the fabrication of electric and electronic circuits

2.

ASYMMETRICAL ELECTROLYTIC PLATING FOR A CONDUCTIVE PATTERN

      
Numéro d'application 18214391
Statut En instance
Date de dépôt 2023-06-26
Date de la première publication 2023-10-26
Propriétaire AVERATEK CORPORATION (USA)
Inventeur(s)
  • Vinson, Michael Riley
  • Iketani, Shinichi

Abrégé

The present invention relates to methods and systems for deposition of metal conductors using asymmetrical electrolytic plating, in which one surface (e.g., top) of a substrate is coated with an electrical conductor, and an opposite (e.g., bottom, or other) surface of which is not coated. A channel is formed between the two sides of the substrate, passing through the substrate and, in some embodiments, passing through the conductor. Electrolytic plating is performed such that metal is deposited from the edge of the conduct proximal to the channel, along the side walls of the channel, and up to, and in some embodiments on to, the other side of the substrate. Use of etching or plate resist layers are also contemplated.

Classes IPC  ?

  • H05K 3/42 - Trous de passage métallisés
  • H05K 3/00 - Appareils ou procédés pour la fabrication de circuits imprimés
  • C25D 7/00 - Dépôt électrochimique caractérisé par l'objet à revêtir

3.

SYSTEMS AND METHODS FOR MANUFACTURING

      
Numéro d'application 17896893
Statut En instance
Date de dépôt 2022-08-26
Date de la première publication 2022-12-29
Propriétaire AVERATEK CORPORATION (USA)
Inventeur(s)
  • Vinson, Michael Riley
  • Sharma, Sunity K.
  • Basit, Haris
  • Iketani, Shinichi

Abrégé

Various inventions are disclosed in the microchip manufacturing arts. Conductive pattern formation by semi-additive processes are disclosed. Further conductive patterns and methods using activated precursors are also disclosed. Aluminum laminated surfaces and methods of circuit formation therefrom are further disclosed. Circuits formed on an aluminum heat sink are also disclosed. The inventive subject matter further discloses methods of electrolytic plating by controlling surface area of an anode.

Classes IPC  ?

  • H05K 3/18 - Appareils ou procédés pour la fabrication de circuits imprimés dans lesquels le matériau conducteur est appliqué au support isolant de manière à former le parcours conducteur recherché utilisant la technique de la précipitation pour appliquer le matériau conducteur
  • C25D 5/02 - Dépôt sur des surfaces déterminées
  • C23C 18/16 - Revêtement chimique par décomposition soit de composés liquides, soit de solutions des composés constituant le revêtement, ne laissant pas de produits de réaction du matériau de la surface dans le revêtementDépôt par contact par réduction ou par substitution, p. ex. dépôt sans courant électrique
  • C25D 5/48 - Post-traitement des surfaces revêtues de métaux par voie électrolytique
  • C25D 7/12 - Semi-conducteurs
  • C25D 5/50 - Post-traitement des surfaces revêtues de métaux par voie électrolytique par traitement thermique
  • C25D 5/10 - Dépôt de plusieurs couches du même métal ou de métaux différents

4.

Methods and Devices for High Resistance and Low Resistance Conductor Layers Mitigating Skin Depth Loss

      
Numéro d'application 17709047
Statut En instance
Date de dépôt 2022-03-30
Date de la première publication 2022-10-06
Propriétaire Averatek Corporation (USA)
Inventeur(s) Iketani, Shinichi

Abrégé

Methods and devices are contemplated incorporating both high resistance conductive materials (HRCM) and conductors. A HRCM is deposited on a conductor, such that the surface between the HRCM and the conductor is relatively smooth. A dielectric material is then deposited onto an exposed surface of the HRCM. The surface of the HRCM meeting the dielectric material is roughed or otherwise impressed such that it has a Ra of at least 5 μm. The ratio of resistivity between the HRCM and the conductor is at least 50:1 or 100:1, and the ratio of conductivity between the conductive material and the resistive material is at least 9:1, 19:1, or 99:1.

Classes IPC  ?

  • H01B 13/00 - Appareils ou procédés spécialement adaptés à la fabrication de conducteurs ou câbles
  • H01B 5/16 - Conducteurs ou corps conducteurs non isolés caractérisés par la forme comprenant un matériau conducteur incorporé à un matériau isolant ou faiblement conducteur, p. ex. du caoutchouc conducteur

5.

METHODS AND DEVICES FOR HIGH RESISTANCE AND LOW RESISTANCE CONDUCTOR LAYERS MITIGATING SKIN DEPTH LOSS

      
Numéro d'application US2022022627
Numéro de publication 2022/212565
Statut Délivré - en vigueur
Date de dépôt 2022-03-30
Date de publication 2022-10-06
Propriétaire AVERATEK CORPORATION (USA)
Inventeur(s) Shinichi, Iketani

Abrégé

Methods and devices are contemplated incorporating both high resistance conductive materials (HRCM) and conductors. A HRCM is deposited on a conductor, such that the surface between the HRCM and the conductor is relatively smooth. A dielectric material is then deposited onto an exposed surface of the HRCM. The surface of the HRCM meeting the dielectric material is roughed or otherwise impressed such that it has a Ra of at least 5µm. The ratio of resistivity between the HRCM and the conductor is at least 50:1 or 100:1, and the ratio of conductivity between the conductive material and the resistive material is at least 9:1, 19:1, or 99:1.

Classes IPC  ?

  • H05K 1/16 - Circuits imprimés comprenant des composants électriques imprimés incorporés, p. ex. une résistance, un condensateur, une inductance imprimés
  • H05K 1/09 - Emploi de matériaux pour réaliser le parcours métallique
  • H05K 3/14 - Appareils ou procédés pour la fabrication de circuits imprimés dans lesquels le matériau conducteur est appliqué au support isolant de manière à former le parcours conducteur recherché utilisant la technique de la vaporisation pour appliquer le matériau conducteur

6.

Coating of nano-scaled cavities

      
Numéro d'application 17492283
Numéro de brevet 11549184
Statut Délivré - en vigueur
Date de dépôt 2021-10-01
Date de la première publication 2022-01-27
Date d'octroi 2023-01-10
Propriétaire Averatek Corporation (USA)
Inventeur(s)
  • Sharma, Sunity K.
  • Iketani, Shinichi

Abrégé

Methods, systems, and apparatus for coating the internal surface of nano-scale cavities on a substrate are contemplated. A first fluid of high wettability is applied to the nano-scale cavity, filling the cavity. A second fluid carrying a conductor or a catalyst is applied over the opening of the nano-scale cavity. The second fluid has a lower vapor pressure than the first fluid. The first fluid is converted to a gas, for example by heating the substrate. The gas exits the nano-scale cavity, creating a negative pressure or vacuum in the nano-scale cavity. The negative pressure draws the second fluid into the nano-scale cavity. The conductor is deposited on the interior surface of the nano-scale cavity, preferably less than 10 nm thick.

Classes IPC  ?

  • C23C 18/31 - Revêtement avec des métaux
  • C23C 18/16 - Revêtement chimique par décomposition soit de composés liquides, soit de solutions des composés constituant le revêtement, ne laissant pas de produits de réaction du matériau de la surface dans le revêtementDépôt par contact par réduction ou par substitution, p. ex. dépôt sans courant électrique
  • C23C 14/04 - Revêtement de parties déterminées de la surface, p. ex. au moyen de masques
  • H05K 3/42 - Trous de passage métallisés
  • H05K 3/00 - Appareils ou procédés pour la fabrication de circuits imprimés
  • C23C 16/04 - Revêtement de parties déterminées de la surface, p. ex. au moyen de masques

7.

THREE DIMENSIONAL CIRCUIT FORMATION

      
Numéro d'application 17373543
Statut En instance
Date de dépôt 2021-07-12
Date de la première publication 2021-11-04
Propriétaire AVERATEK CORPORATION (USA)
Inventeur(s)
  • Iketani, Shinichi
  • Vinson, Michael Riley
  • Basit, Haris

Abrégé

Devices, methods, and systems for forming an electrical circuit out of a conductor embedded in two layers of substrate are disclosed. Portions of the two layers of substrate and the conductor are removed, forming a cavity through the two layers and the conductor. A blocker material is deposited along the wall of the cavity. A portion of the blocker material and adjacent layer of the substrate is removed forming another cavity in contact with a part of the conductor. A surface of the second cavity is then electroless plated by a conductive metal to form part of the electrical circuit.

Classes IPC  ?

  • H05K 3/40 - Fabrication d'éléments imprimés destinés à réaliser des connexions électriques avec ou entre des circuits imprimés
  • H05K 3/00 - Appareils ou procédés pour la fabrication de circuits imprimés
  • H05K 1/11 - Éléments imprimés pour réaliser des connexions électriques avec ou entre des circuits imprimés
  • H05K 1/02 - Circuits imprimés Détails

8.

Methods of Plating onto Sacrificial Material and Components Made Therefrom

      
Numéro d'application 17180456
Statut En instance
Date de dépôt 2021-02-19
Date de la première publication 2021-08-26
Propriétaire AVERATEK CORPORATION (USA)
Inventeur(s)
  • Basit, Haris
  • Vinson, Michael Riley

Abrégé

Systems, methods, and devices related to hollow metallic objects are disclosed. A solid sacrificial material is formed in a desired three-dimensional shape, and a precursor is deposited about an exterior surface of the solid sacrificial material. The precursor is used to deposit a first conductor about the exterior surface of the solid sacrificial material, and the solid sacrificial material is then removed. The first conductor assumes the three-dimensional shape, and is substantially hollow after removing the solid sacrificial material. Contemplated hollow metallic objects include waveguides, heat pipes, and vapor chambers.

Classes IPC  ?

  • H01P 11/00 - Appareils ou procédés spécialement adaptés à la fabrication de guides d'ondes, résonateurs, lignes ou autres dispositifs du type guide d'ondes
  • H01P 3/12 - Guides d'ondes creux
  • C25D 7/04 - TubesAnneauxCorps creux
  • C25D 1/02 - TubesAnneauxCorps creux

9.

METHODS OF PLATING ONTO SACRIFICIAL MATERIAL AND COMPONENTS MADE THEREFROM

      
Numéro d'application US2021018870
Numéro de publication 2021/168319
Statut Délivré - en vigueur
Date de dépôt 2021-02-19
Date de publication 2021-08-26
Propriétaire AVERATEK CORPORATION (USA)
Inventeur(s)
  • Basit, Haris
  • Vinson, Michael Riley

Abrégé

Systems, methods, and devices related to hollow metallic objects are disclosed. A solid sacrificial material is formed in a desired three-dimensional shape, and a precursor is deposited about an exterior surface of the solid sacrificial material. The precursor is used to deposit a first conductor about the exterior surface of the solid sacrificial material, and the solid sacrificial material is then removed. The first conductor assumes the three-dimensional shape, and is substantially hollow after removing the solid sacrificial material. Contemplated hollow metallic objects include waveguides, heat pipes, and vapor chambers.

Classes IPC  ?

  • H01P 11/00 - Appareils ou procédés spécialement adaptés à la fabrication de guides d'ondes, résonateurs, lignes ou autres dispositifs du type guide d'ondes
  • H01P 3/12 - Guides d'ondes creux

10.

CATALYZED METAL FOIL AND USES THEREOF

      
Numéro d'application US2021017802
Numéro de publication 2021/163440
Statut Délivré - en vigueur
Date de dépôt 2021-02-12
Date de publication 2021-08-19
Propriétaire AVERATEK CORPORATION (USA)
Inventeur(s)
  • Iketani, Shinichi
  • Sharma, Sunity, K.
  • Borges, Gary, Lawrence
  • Vinson, Michael, Riley

Abrégé

Systems, methods, and devices related to catalyzed metal foils are disclosed. Contemplated metal foils have a bottom surface, preferably roughened to Ra of at least 0.1m, bearing a catalyst material. The metal foils are etchable, typically of aluminum or derivative thereof, and is less than 500m thick. Methods and systems for forming circuits from catalyzed metal foils are also disclosed. The catalyst material bearing surface of the metal foil is applied to a substrate and laminated, in some embodiments with a thermoset resin or thermoplastic resin there between or an organic material first coating the catalytic material. The metal foil is removed to expose the catalyst material, and a conductor is plated to the catalyst material.

Classes IPC  ?

  • H05K 1/09 - Emploi de matériaux pour réaliser le parcours métallique
  • H05K 3/06 - Élimination du matériau conducteur par voie chimique ou électrolytique, p. ex. par le procédé de photo-décapage
  • H05K 3/18 - Appareils ou procédés pour la fabrication de circuits imprimés dans lesquels le matériau conducteur est appliqué au support isolant de manière à former le parcours conducteur recherché utilisant la technique de la précipitation pour appliquer le matériau conducteur

11.

A-SAP

      
Numéro de série 90803858
Statut En instance
Date de dépôt 2021-06-30
Propriétaire Averatek Corporation ()
Classes de Nice  ? 42 - Services scientifiques, technologiques et industriels, recherche et conception

Produits et services

Development of technologies in the nature of chemicals for the fabrication of electric and electronic circuits

12.

ACL

      
Numéro de série 90803874
Statut Enregistrée
Date de dépôt 2021-06-30
Date d'enregistrement 2023-10-03
Propriétaire Averatek Corporation ()
Classes de Nice  ? 06 - Métaux communs et minerais; objets en métal

Produits et services

Materials in the nature of laminated aluminum for the manufacture of electric and electronic circuits

13.

LMI

      
Numéro de série 90803728
Statut Enregistrée
Date de dépôt 2021-06-30
Date d'enregistrement 2025-04-15
Propriétaire Averatek Corporation ()
Classes de Nice  ?
  • 01 - Produits chimiques destinés à l'industrie, aux sciences ainsi qu'à l'agriculture
  • 42 - Services scientifiques, technologiques et industriels, recherche et conception

Produits et services

Chemical compositions for use in the manufacture of electronics Development of technologies in the nature of chemicals for the fabrication of electric and electronic circuits

14.

SYSTEMS AND METHODS FOR MANUFACTURING

      
Numéro d'application 16845856
Statut En instance
Date de dépôt 2020-04-10
Date de la première publication 2021-02-11
Propriétaire AVERATEK CORPORATION (USA)
Inventeur(s)
  • Basit, Haris
  • Vinson, Michael Riley
  • Sharma, Sunity K.
  • Iketani, Shinichi
  • Kadiwala, Divyakant

Abrégé

Various inventions are disclosed in the microchip manufacturing arts. Conductive pattern formation by semi-additive processes are disclosed. Further conductive patterns and methods using activated precursors are also disclosed. Aluminum laminated surfaces and methods of circuit formation therefrom are further disclosed. Circuits formed on an aluminum heat sink are also disclosed. The inventive subject mater further discloses methods of electrolytic plating by controlling surface area of an anode.

Classes IPC  ?

  • H05K 3/18 - Appareils ou procédés pour la fabrication de circuits imprimés dans lesquels le matériau conducteur est appliqué au support isolant de manière à former le parcours conducteur recherché utilisant la technique de la précipitation pour appliquer le matériau conducteur
  • C25D 5/48 - Post-traitement des surfaces revêtues de métaux par voie électrolytique
  • C23C 18/16 - Revêtement chimique par décomposition soit de composés liquides, soit de solutions des composés constituant le revêtement, ne laissant pas de produits de réaction du matériau de la surface dans le revêtementDépôt par contact par réduction ou par substitution, p. ex. dépôt sans courant électrique
  • C25D 5/02 - Dépôt sur des surfaces déterminées

15.

Coating of nano-scaled cavities

      
Numéro d'application 16780715
Numéro de brevet 11142825
Statut Délivré - en vigueur
Date de dépôt 2020-02-03
Date de la première publication 2020-08-06
Date d'octroi 2021-10-12
Propriétaire AVERATEK CORPORATION (USA)
Inventeur(s)
  • Sharma, Sunity K.
  • Iketani, Shinichi

Abrégé

Methods, systems, and apparatus for coating the internal surface of nano-scale cavities on a substrate are contemplated. A first fluid of high wettability is applied to the nano-scale cavity, filling the cavity. A second fluid carrying a conductor or a catalyst is applied over the opening of the nano-scale cavity. The second fluid has a lower vapor pressure than the first fluid. The first fluid is converted to a gas, for example by heating the substrate. The gas exits the nano-scale cavity, creating a negative pressure or vacuum in the nano-scale cavity. The negative pressure draws the second fluid into the nano-scale cavity. The conductor is deposited on the interior surface of the nano-scale cavity, preferably less than 10 nm thick.

Classes IPC  ?

  • H05K 3/42 - Trous de passage métallisés
  • C23C 18/31 - Revêtement avec des métaux
  • C23C 18/16 - Revêtement chimique par décomposition soit de composés liquides, soit de solutions des composés constituant le revêtement, ne laissant pas de produits de réaction du matériau de la surface dans le revêtementDépôt par contact par réduction ou par substitution, p. ex. dépôt sans courant électrique
  • C23C 14/04 - Revêtement de parties déterminées de la surface, p. ex. au moyen de masques
  • H05K 3/00 - Appareils ou procédés pour la fabrication de circuits imprimés
  • C23C 16/04 - Revêtement de parties déterminées de la surface, p. ex. au moyen de masques

16.

COATING OF NANO-SCALED CAVITIES

      
Numéro d'application US2020016414
Numéro de publication 2020/160545
Statut Délivré - en vigueur
Date de dépôt 2020-02-03
Date de publication 2020-08-06
Propriétaire AVERATEK CORPORATION (USA)
Inventeur(s)
  • Sharma, Sunity K.
  • Iketani, Shinichi

Abrégé

Methods, systems, and apparatus for coating the internal surface of nano- scale cavities on a substrate are contemplated. A first fluid of high wettability is applied to the nano-scale cavity, filling the cavity. A second fluid carrying a conductor or a catalyst is applied over the opening of the nano-scale cavity. The second fluid has a lower vapor pressure than the first fluid. The first fluid is vaporized to a gas, for example by heating the substrate. The gas exits the nano-scale cavity, creating a negative pressure or vacuum in the nano-scale cavity. The negative pressure draws the second fluid into the nano-scale cavity. The conductor is deposited on the interior surface of the nano-scale cavity, preferably less than 10nm thick.

Classes IPC  ?

  • C23C 18/06 - Revêtement de parties déterminées de la surface, p. ex. au moyen de masques
  • C23C 18/04 - Pré-traitement du matériau à revêtir
  • C23C 18/16 - Revêtement chimique par décomposition soit de composés liquides, soit de solutions des composés constituant le revêtement, ne laissant pas de produits de réaction du matériau de la surface dans le revêtementDépôt par contact par réduction ou par substitution, p. ex. dépôt sans courant électrique
  • C23C 18/18 - Pré-traitement du matériau à revêtir
  • C25D 5/00 - Dépôt électrochimique caractérisé par le procédéPrétraitement ou post-traitement des pièces
  • C25D 5/02 - Dépôt sur des surfaces déterminées
  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif

17.

PATTERN FORMATION USING CATALYST BLOCKER

      
Numéro d'application US2020014414
Numéro de publication 2020/154294
Statut Délivré - en vigueur
Date de dépôt 2020-01-21
Date de publication 2020-07-30
Propriétaire AVERATEK CORPORATION (USA)
Inventeur(s)
  • Vinson, Michael Riley
  • Sharma, Sunity K.
  • Iketani, Shinichi
  • Chen, Calvin
  • Rahangdale, Shalaka

Abrégé

Methods of patterning electroless metals on a substrate are presented. The substrate is covered by a blocking reagent. After formation of a catalyst blocking layer on the substrate, portions of the catalyst blocking layer are removed to form a circuit pattern. A catalyst is placed the surfaces of both the catalyst blocking layer and the exposed substrate. The catalyst blocking layer prevents or reduces catalytic activity of the catalyst. Electroless metal plating is performed to plate a metal at the active portions of the catalyst.

Classes IPC  ?

  • C23C 18/16 - Revêtement chimique par décomposition soit de composés liquides, soit de solutions des composés constituant le revêtement, ne laissant pas de produits de réaction du matériau de la surface dans le revêtementDépôt par contact par réduction ou par substitution, p. ex. dépôt sans courant électrique
  • H05K 3/18 - Appareils ou procédés pour la fabrication de circuits imprimés dans lesquels le matériau conducteur est appliqué au support isolant de manière à former le parcours conducteur recherché utilisant la technique de la précipitation pour appliquer le matériau conducteur

18.

PATTERN FORMATION USING CATALYST BLOCKER

      
Numéro d'application 16748335
Statut En instance
Date de dépôt 2020-01-21
Date de la première publication 2020-07-23
Propriétaire AVERATEK CORPORATION (USA)
Inventeur(s)
  • Vinson, Michael Riley
  • Sharma, Sunity K.
  • Iketani, Shinichi
  • Chen, Calvin
  • Rahangdale, Shalaka

Abrégé

Methods of patterning electroless metals on a substrate are presented. The substrate is covered by a blocking reagent. After formation of a catalyst blocking layer on the substrate, portions of the catalyst blocking layer are removed to form a circuit pattern. A catalyst is placed the surfaces of both the catalyst blocking layer and the exposed substrate. The catalyst blocking layer prevents or reduces catalytic activity of the catalyst. Electroless metal plating is performed to plate a metal at the active portions of the catalyst.

Classes IPC  ?

  • C23C 18/18 - Pré-traitement du matériau à revêtir
  • H05K 3/04 - Élimination du matériau conducteur par voie mécanique, p. ex. par poinçonnage
  • H05K 3/02 - Appareils ou procédés pour la fabrication de circuits imprimés dans lesquels le matériau conducteur est appliqué à la surface du support isolant et est ensuite enlevé de zones déterminées de la surface, non destinées à servir de conducteurs de courant ou d'éléments de blindage
  • C23C 18/16 - Revêtement chimique par décomposition soit de composés liquides, soit de solutions des composés constituant le revêtement, ne laissant pas de produits de réaction du matériau de la surface dans le revêtementDépôt par contact par réduction ou par substitution, p. ex. dépôt sans courant électrique

19.

THREE DIMENSIONAL CIRCUIT FORMATION

      
Numéro d'application US2019066891
Numéro de publication 2020/131897
Statut Délivré - en vigueur
Date de dépôt 2019-12-17
Date de publication 2020-06-25
Propriétaire AVERATEK CORPORATION (USA)
Inventeur(s)
  • Iketani, Shinichi
  • Vinson, Michael Riley
  • Basit, Haris

Abrégé

Devices, methods, and systems for forming an electrical circuit out of a conductor embedded in two layers of substrate are disclosed. Portions of the two layers of substrate and the conductor are removed, forming a cavity through the two layers and the conductor. A blocker material is deposited along the wall of the cavity. A portion of the blocker material and adjacent layer of the substrate is removed forming another cavity in contact with a part of the conductor. A surface of the second cavity is then electroless plated by a conductive metal to form part of the electrical circuit.

Classes IPC  ?

  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif
  • H01L 21/288 - Dépôt de matériaux conducteurs ou isolants pour les électrodes à partir d'un liquide, p. ex. dépôt électrolytique

20.

NANO METAL FILM DEPOSITION

      
Numéro d'application 16714036
Statut En instance
Date de dépôt 2019-12-13
Date de la première publication 2020-06-18
Propriétaire AVERATEK CORPORATION (USA)
Inventeur(s)
  • Sharma, Sunity K
  • Chen, Calvin
  • Iketani, Shinichi
  • Vinson, Michael Riley

Abrégé

Devices, systems, and methods are contemplated for depositing metals to the surface of a substrate. A first precursor ink including a metal is applied to a surface of the substrate, and the precursor ink is reduced to deposit the metal to the substrate, preferably by thermal reduction, forming a first metal layer. A second precursor ink having a second metal is then applied to the substrate, at least partially over the first metal layer. The second precursor ink is then reduced, typically by chemical reduction, depositing the second metal over the first metal layer in a globular fashion. Precursor inks are also disclosed having an alkyl metal carboxylate, a cyclic amine, and at least one of an ester, a hydrocarbon, or an ether.

Classes IPC  ?

  • C23C 18/44 - Revêtement avec des métaux nobles en utilisant des agents réducteurs
  • C09D 11/037 - Encres d’imprimerie caractérisées par des particularités autres que la nature chimique du liant caractérisées par le pigment
  • C09D 11/033 - Encres d’imprimerie caractérisées par des particularités autres que la nature chimique du liant caractérisées par le solvant
  • C23C 18/40 - Revêtement avec du cuivre en utilisant des agents réducteurs

21.

Three dimensional circuit formation

      
Numéro d'application 16717719
Numéro de brevet 11076492
Statut Délivré - en vigueur
Date de dépôt 2019-12-17
Date de la première publication 2020-06-18
Date d'octroi 2021-07-27
Propriétaire Averatek Corporation (USA)
Inventeur(s)
  • Iketani, Shinichi
  • Vinson, Michael Riley
  • Basit, Haris

Abrégé

Devices, methods, and systems for forming an electrical circuit out of a conductor embedded in two layers of substrate are disclosed. Portions of the two layers of substrate and the conductor are removed, forming a cavity through the two layers and the conductor. A blocker material is deposited along the wall of the cavity. A portion of the blocker material and adjacent layer of the substrate is removed forming another cavity in contact with a part of the conductor. A surface of the second cavity is then electroless plated by a conductive metal to form part of the electrical circuit.

Classes IPC  ?

  • H05K 3/40 - Fabrication d'éléments imprimés destinés à réaliser des connexions électriques avec ou entre des circuits imprimés
  • H05K 1/11 - Éléments imprimés pour réaliser des connexions électriques avec ou entre des circuits imprimés
  • H05K 1/02 - Circuits imprimés Détails
  • H05K 3/00 - Appareils ou procédés pour la fabrication de circuits imprimés

22.

NANO METAL FILM DEPOSITION

      
Numéro d'application US2019066274
Numéro de publication 2020/123970
Statut Délivré - en vigueur
Date de dépôt 2019-12-13
Date de publication 2020-06-18
Propriétaire AVERATEK CORPORATION (USA)
Inventeur(s)
  • Sharma, Sunity K
  • Chen, Calvin
  • Iketani, Shinichi
  • Vinson, Michael Riley

Abrégé

Devices, systems, and methods are contemplated for depositing metals to the surface of a substrate. A first precursor ink including a metal is applied to a surface of the substrate, and the precursor ink is reduced to deposit the metal to the substrate, preferably by thermal reduction, forming a first metal layer. A second precursor ink having a second metal is then applied to the substrate, at least partially over the first metal layer. The second precursor ink is then reduced, typically by chemical reduction, depositing the second metal over the first metal layer in a globular fashion. Precursor inks are also disclosed having an alkyl metal carboxylate, a cyclic amine, and at least one of an ester, a hydrocarbon, or an ether.

Classes IPC  ?

  • C23C 18/08 - Revêtement chimique par décomposition soit de composés liquides, soit de solutions des composés constituant le revêtement, ne laissant pas de produits de réaction du matériau de la surface dans le revêtementDépôt par contact par décomposition thermique caractérisée par le dépôt d'un matériau métallique
  • C23C 18/31 - Revêtement avec des métaux
  • H05K 3/10 - Appareils ou procédés pour la fabrication de circuits imprimés dans lesquels le matériau conducteur est appliqué au support isolant de manière à former le parcours conducteur recherché

23.

METHOD OF MANUFACTURE FOR EMBEDDED IC CHIP DIRECTLY CONNECTED TO PCB

      
Numéro d'application US2019056548
Numéro de publication 2020/081691
Statut Délivré - en vigueur
Date de dépôt 2019-10-16
Date de publication 2020-04-23
Propriétaire AVERATEK CORPORATION (USA)
Inventeur(s)
  • Basit, Haris
  • Vinson, Michael Riley
  • Iketani, Shinichi

Abrégé

Methods and systems are contemplated for making portions of electrical circuits with embedded electrical components, and the electrical circuits produced thereby. A layer of dielectric material is deposited over a substrate, and a cavity is formed in the dielectric material. An electrical component (e.g., integrated chip, etc.) is deposited in the cavity and covered by a further dielectric material, embedding the electrical component. Another cavity is formed in the further dielectric material, and a catalyst (e.g., electrolytic deposition catalyst, electroless deposition catalyst, etc.) is deposited over the further dielectric material and at least a portion of the electrical component. A conductor is then plated at the catalyst, preferably contacting the I/O ports of the electrical component.

Classes IPC  ?

  • H05K 3/14 - Appareils ou procédés pour la fabrication de circuits imprimés dans lesquels le matériau conducteur est appliqué au support isolant de manière à former le parcours conducteur recherché utilisant la technique de la vaporisation pour appliquer le matériau conducteur
  • H05K 3/40 - Fabrication d'éléments imprimés destinés à réaliser des connexions électriques avec ou entre des circuits imprimés
  • H05K 3/46 - Fabrication de circuits multi-couches
  • H05K 1/18 - Circuits imprimés associés structurellement à des composants électriques non imprimés

24.

Method of manufacture for embedded IC chip directly connected to PCB

      
Numéro d'application 16654637
Numéro de brevet 12213258
Statut Délivré - en vigueur
Date de dépôt 2019-10-16
Date de la première publication 2020-04-16
Date d'octroi 2025-01-28
Propriétaire Averatek Corporation (USA)
Inventeur(s)
  • Basit, Haris
  • Vinson, Michael Riley
  • Iketani, Shinichi

Abrégé

Devices and methods for forming an electrical circuit out of a conductor embedded in two layers of substrate are disclosed. Portions of the two layers of substrate and the conductor are removed, forming a cavity through the two layers and the conductor. A blocker material is deposited along the wall of the cavity. A portion of the blocker material and adjacent layer of the substrate is removed forming another cavity in contact with a part of the conductor. A surface of the second cavity is then electroless plated by a conductive metal to form part of the electrical circuit.

Classes IPC  ?

  • H05K 3/42 - Trous de passage métallisés
  • H05K 1/02 - Circuits imprimés Détails
  • H05K 3/04 - Élimination du matériau conducteur par voie mécanique, p. ex. par poinçonnage
  • H05K 3/30 - Assemblage de circuits imprimés avec des composants électriques, p. ex. avec une résistance
  • H05K 3/46 - Fabrication de circuits multi-couches
  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif

25.

PATTERNING OF ELECTROLESS METALS

      
Numéro d'application US2019038519
Numéro de publication 2019/246547
Statut Délivré - en vigueur
Date de dépôt 2019-06-21
Date de publication 2019-12-26
Propriétaire AVERATEK CORPORATION (USA)
Inventeur(s)
  • Iketani, Shinichi
  • Vinson, Michael Riley

Abrégé

The present invention relates to methods and systems that utilize a catalyst or thin metal film by atomic level deposition (ALD) of one or more metals that allows fine traces deposition to the trench formed in a dielectric material, thereby minimizing potential physical damage due to embedded conductor format and making the fine space between traces to prevent electromigration in the traces.

Classes IPC  ?

  • C23C 18/16 - Revêtement chimique par décomposition soit de composés liquides, soit de solutions des composés constituant le revêtement, ne laissant pas de produits de réaction du matériau de la surface dans le revêtementDépôt par contact par réduction ou par substitution, p. ex. dépôt sans courant électrique
  • C23C 18/18 - Pré-traitement du matériau à revêtir
  • H05K 3/18 - Appareils ou procédés pour la fabrication de circuits imprimés dans lesquels le matériau conducteur est appliqué au support isolant de manière à former le parcours conducteur recherché utilisant la technique de la précipitation pour appliquer le matériau conducteur

26.

Asymmetrical electrolytic plating for a conductive pattern

      
Numéro d'application 16449202
Numéro de brevet 11716819
Statut Délivré - en vigueur
Date de dépôt 2019-06-21
Date de la première publication 2019-12-26
Date d'octroi 2023-08-01
Propriétaire Averatek Corporation (USA)
Inventeur(s)
  • Vinson, Michael Riley
  • Iketani, Shinichi

Abrégé

The present invention relates to methods and systems for deposition of metal conductors using asymmetrical electrolytic plating, in which one surface (e.g., top) of a substrate is coated with an electrical conductor, and an opposite (e.g., bottom, or other) surface of which is not coated. A channel is formed between the two sides of the substrate, passing through the substrate and, in some embodiments, passing through the conductor. Electrolytic plating is performed such that metal is deposited from the edge of the conduct proximal to the channel, along the side walls of the channel, and up to, and in some embodiments on to, the other side of the substrate. Use of etching or plate resist layers are also contemplated.

Classes IPC  ?

  • H05K 3/42 - Trous de passage métallisés
  • H05K 3/00 - Appareils ou procédés pour la fabrication de circuits imprimés
  • C25D 7/00 - Dépôt électrochimique caractérisé par l'objet à revêtir

27.

MAXIMIZING SURFACES AND MINIMIZING PROXIMITY EFFECTS FOR ELECTRIC WIRES AND CABLES

      
Numéro d'application US2019016305
Numéro de publication 2019/152813
Statut Délivré - en vigueur
Date de dépôt 2019-02-01
Date de publication 2019-08-08
Propriétaire AVERATEK CORPORATION (USA)
Inventeur(s) Basit, Haris

Abrégé

A cable for propagating high frequency signals comprises a first insulated hollow conductor and a second insulated hollow conductor in a braided arrangement to form the cable. The braided arrangement distributes the first and second hollow conductors such that the cable is equalized.

Classes IPC  ?

  • H01B 7/30 - Conducteurs ou câbles isolés caractérisés par la forme avec dispositions pour réduire les pertes dans les conducteurs transmettant du courant alternatif, p. ex. dues à l'effet pelliculaire
  • H01B 7/00 - Conducteurs ou câbles isolés caractérisés par la forme
  • H01B 7/02 - Disposition de l'isolement
  • H01B 3/30 - Isolateurs ou corps isolants caractérisés par le matériau isolantEmploi de matériaux spécifiés pour leurs propriétés isolantes ou diélectriques composés principalement de substances organiques matières plastiquesIsolateurs ou corps isolants caractérisés par le matériau isolantEmploi de matériaux spécifiés pour leurs propriétés isolantes ou diélectriques composés principalement de substances organiques résinesIsolateurs ou corps isolants caractérisés par le matériau isolantEmploi de matériaux spécifiés pour leurs propriétés isolantes ou diélectriques composés principalement de substances organiques cires

28.

PRINTABLE SURFACE TREATMENT FOR ALUMINUM BONDING

      
Numéro d'application US2018026300
Numéro de publication 2018/187599
Statut Délivré - en vigueur
Date de dépôt 2018-04-05
Date de publication 2018-10-11
Propriétaire AVERATEK CORPORATION (USA)
Inventeur(s)
  • Vinson, Michael Riley
  • Chen, Calvin
  • Kadiwala, Divyakant P.
  • Sharma, Sunity K.

Abrégé

Compositions and methods for coupling metals to aluminum surfaces are provided. The compositions are prepared as aqueous solutions or suspensions, and can be applied to the aluminum surface using conventional printing techniques. Rheology of the printable composition can be adjusted to provide a gel or a cream. Curing steps, if necessary, are performed at low temperatures that are compatible with plastic/polymer components of mass produced devices, such as aluminum RFID antennae.

Classes IPC  ?

  • C09D 11/033 - Encres d’imprimerie caractérisées par des particularités autres que la nature chimique du liant caractérisées par le solvant
  • C09D 11/03 - Encres d’imprimerie caractérisées par des particularités autres que la nature chimique du liant
  • B05D 7/24 - Procédés, autres que le flocage, spécialement adaptés pour appliquer des liquides ou d'autres matériaux fluides, à des surfaces particulières, ou pour appliquer des liquides ou d'autres matériaux fluides particuliers pour appliquer des liquides ou d'autres matériaux fluides particuliers
  • B05D 7/14 - Procédés, autres que le flocage, spécialement adaptés pour appliquer des liquides ou d'autres matériaux fluides, à des surfaces particulières, ou pour appliquer des liquides ou d'autres matériaux fluides particuliers à du métal, p. ex. à des carrosseries de voiture

29.

Patterning of electroless metals by selective deactivation of catalysts

      
Numéro d'application 15632216
Numéro de brevet 10034386
Statut Délivré - en vigueur
Date de dépôt 2017-06-23
Date de la première publication 2017-12-07
Date d'octroi 2018-07-24
Propriétaire AVERATEK CORPORATION (USA)
Inventeur(s)
  • Reddy, Mihir
  • Vinson, Michael Riley
  • Sharma, Sunity K.

Abrégé

Methods and devices for patterning electroless metals on a substrate are presented. An active catalyst layer on the substrate can be covered with a patterned mask and treated with a deactivating chemical reagent, which deactivates the catalyst layer not covered by the mask. Once the patterned mask is removed, the electroless metal layer can be placed to have a patterned electroless metals. Alternatively, a substrate can be coated with a blocking reagent in a pattern first to inhibit formation of the catalyst layer before a catalyst layer can be placed over the blocking agent layer and then electroless metal layer is placed on the catalyst layer. The pattern of the blocking reagent acts as a negative pattern of the final conductive line pattern.

Classes IPC  ?

  • H05K 1/11 - Éléments imprimés pour réaliser des connexions électriques avec ou entre des circuits imprimés
  • H05K 3/18 - Appareils ou procédés pour la fabrication de circuits imprimés dans lesquels le matériau conducteur est appliqué au support isolant de manière à former le parcours conducteur recherché utilisant la technique de la précipitation pour appliquer le matériau conducteur
  • C23C 18/18 - Pré-traitement du matériau à revêtir
  • C23C 18/00 - Revêtement chimique par décomposition soit de composés liquides, soit de solutions des composés constituant le revêtement, ne laissant pas de produits de réaction du matériau de la surface dans le revêtementDépôt par contact
  • C23C 18/20 - Pré-traitement du matériau à revêtir de surfaces organiques, p. ex. de résines
  • C23C 18/16 - Revêtement chimique par décomposition soit de composés liquides, soit de solutions des composés constituant le revêtement, ne laissant pas de produits de réaction du matériau de la surface dans le revêtementDépôt par contact par réduction ou par substitution, p. ex. dépôt sans courant électrique
  • C23C 18/38 - Revêtement avec du cuivre
  • C23C 18/32 - Revêtement avec l'un des métaux fer, cobalt ou nickelRevêtement avec des mélanges de phosphore ou de bore et de l'un de ces métaux
  • C23C 18/30 - Activation

30.

Patterning of electroless metals by selective deactivation of catalysts

      
Numéro d'application 14918227
Numéro de brevet 09699914
Statut Délivré - en vigueur
Date de dépôt 2015-10-20
Date de la première publication 2016-04-21
Date d'octroi 2017-07-04
Propriétaire AVERATEK CORPORATION (USA)
Inventeur(s)
  • Reddy, Mihir
  • Vinson, Michael Riley
  • Sharma, Sunity K.

Abrégé

Methods and devices for patterning electroless metals on a substrate are presented. An active catalyst layer on the substrate can be covered with a patterned mask and treated with a deactivating chemical reagent, which deactivates the catalyst layer not covered by the mask. Once the patterned mask is removed, the electroless metal layer can be placed to have a patterned electroless metals. Alternatively, a substrate can be coated with a blocking reagent in a pattern first to inhibit formation of the catalyst layer before a catalyst layer can be placed over the blocking agent layer and then electroless metal layer is placed on the catalyst layer. The pattern of the blocking reagent acts as a negative pattern of the final conductive line pattern.

Classes IPC  ?

  • H05K 1/09 - Emploi de matériaux pour réaliser le parcours métallique
  • H05K 3/18 - Appareils ou procédés pour la fabrication de circuits imprimés dans lesquels le matériau conducteur est appliqué au support isolant de manière à former le parcours conducteur recherché utilisant la technique de la précipitation pour appliquer le matériau conducteur
  • C23C 18/00 - Revêtement chimique par décomposition soit de composés liquides, soit de solutions des composés constituant le revêtement, ne laissant pas de produits de réaction du matériau de la surface dans le revêtementDépôt par contact

31.

Indium-less transparent metalized layers

      
Numéro d'application 12721557
Numéro de brevet 08895874
Statut Délivré - en vigueur
Date de dépôt 2010-03-10
Date de la première publication 2014-11-25
Date d'octroi 2014-11-25
Propriétaire Averatek Corp. (USA)
Inventeur(s)
  • Sharma, Sunity Kumar
  • Beavers, Jr., Alex Newsom
  • Furst, Thomas

Abrégé

Thin indium-less “optically porous” layers adapted to replace traditional ITO layers are provided herein. A thin metalized film adapted to carry an electrical charge can include a dense pattern of small openings to allow the transmission of light to or from an underlying semiconductor material. The pattern of openings can create a regular or irregular grid pattern of low aspect ratio fine-line metal conductors. Creation of this optically porous metalized film can include the printing of a catalytic precursor material, such as palladium in solution in a pattern on a substrate, drying or curing the catalytic precursor, and the deposition of a thin layer of metal, such as copper on the dried precursor to form the final conductive and optically porous film.

Classes IPC  ?