Anobit Technologies Ltd.

Israël

Retour au propriétaire

1-9 de 9 pour Anobit Technologies Ltd. Trier par
Recheche Texte
Affiner par
Classe IPC
G11C 11/34 - Mémoires numériques caractérisées par l'utilisation d'éléments d'emmagasinage électriques ou magnétiques particuliersÉléments d'emmagasinage correspondants utilisant des éléments électriques utilisant des dispositifs à semi-conducteurs 4
G11C 16/04 - Mémoires mortes programmables effaçables programmables électriquement utilisant des transistors à seuil variable, p. ex. FAMOS 3
G11C 29/00 - Vérification du fonctionnement correct des mémoiresTest de mémoires lors d'opération en mode de veille ou hors-ligne 3
G11C 16/06 - Circuits auxiliaires, p. ex. pour l'écriture dans la mémoire 2
G11C 27/00 - Mémoires analogiques électriques, p. ex. pour emmagasiner des valeurs instantanées 2
Voir plus
Résultats pour  brevets

1.

MEMORY DEVICE WITH INTERNAL SIGNAL PROCESSING UNIT

      
Numéro d'application IL2008000519
Numéro de publication 2008/139441
Statut Délivré - en vigueur
Date de dépôt 2008-04-16
Date de publication 2008-11-20
Propriétaire ANOBIT TECHNOLOGIES LTD. (Israël)
Inventeur(s)
  • Sokolov, Dotan
  • Sommer, Naftali
  • Shalvi, Ofer
  • Perlmutter, Uri

Abrégé

A method for operating a memory (36) includes storing data in a plurality of analog memory cells (40) that are fabricated on a first semiconductor die by writing input storage values to a group of the analog memory cells After storing the data, multiple output storage values are read from each of the analog memory cells in the group using respective, different threshold sets of read thresholds, thus providing multiple output sets of the output storage values corresponding respectively to the threshold sets The multiple output sets of the output storage values are preprocessed by circuitry (48) that is fabricated on the first semiconductor die, to produce preprocessed data Preprocessed data is provided to a memory controller (28), which is fabricated on a second semiconductor die that is different from the first semiconductor die, so as to enable the memory controller to reconstruct the data responsively to the preprocessed data

Classes IPC  ?

  • G11C 11/34 - Mémoires numériques caractérisées par l'utilisation d'éléments d'emmagasinage électriques ou magnétiques particuliersÉléments d'emmagasinage correspondants utilisant des éléments électriques utilisant des dispositifs à semi-conducteurs

2.

ADAPTIVE ESTIMATION OF MEMORY CELL READ THRESHOLDS

      
Numéro d'application IL2008000329
Numéro de publication 2008/111058
Statut Délivré - en vigueur
Date de dépôt 2008-03-11
Date de publication 2008-09-18
Propriétaire ANOBIT TECHNOLOGIES LTD. (Israël)
Inventeur(s)
  • Sommer, Naftali
  • Shalvi, Ofir
  • Perlmutter, Uri
  • Sokolov, Dotan
  • Golov, Oren
  • Gurgi, Eyal
  • Anholt, Micha

Abrégé

A method for operating a memory (28) that includes a plurality of analog memory cells (32) includes storing data in the memory by writing first storage values to the cells. Second storage values are read from the cells, and a Cumulative Distribution Function (CDF) of the second storage values is estimated. The estimated CDF is processed so as to compute one or more thresholds. A memory access operation is performed on the cells using the one or more thresholds.

Classes IPC  ?

  • G06F 12/00 - Accès à, adressage ou affectation dans des systèmes ou des architectures de mémoires

3.

AUTOMATIC DEFECT MANAGEMENT IN MEMORY DEVICES

      
Numéro d'application IL2007001488
Numéro de publication 2008/068747
Statut Délivré - en vigueur
Date de dépôt 2007-12-03
Date de publication 2008-06-12
Propriétaire ANOBIT TECHNOLOGIES LTD. (Israël)
Inventeur(s)
  • Shalvi, Ofir
  • Sokolov, Dotan

Abrégé

A method for storing data in a memory (28) that includes analog memory cells (32) includes identifying one or more defective memory cells in a group of the analog memory cells. An Error Correction Code (ECC) is selected responsively to a characteristic of the identified defective memory cells. The data is encoded using the selected ECC and the encoded data is stored in the group of the analog memory cells. In an alternative method, an identification of one or more defective memory cells among the analog memory cells is generated. Analog values are read from the analog memory cells in which the encoded data were stored, including at least one of the defective memory cells. The analog values are processed using an ECC decoding process responsively to the identification of the at least one of the defective memory cells, so as to reconstruct the data.

Classes IPC  ?

  • H03M 13/03 - Détection d'erreurs ou correction d'erreurs transmises par redondance dans la représentation des données, c.-à-d. mots de code contenant plus de chiffres que les mots source

4.

READING MEMORY CELLS USING MULTIPLE THRESHOLDS

      
Numéro d'application IL2007001315
Numéro de publication 2008/053472
Statut Délivré - en vigueur
Date de dépôt 2007-10-30
Date de publication 2008-05-08
Propriétaire ANOBIT TECHNOLOGIES LTD. (Israël)
Inventeur(s)
  • Sommer, Naftali
  • Shalvi, Ofir
  • Sokolov, Dotan

Abrégé

A method for operating a memory (28) includes storing data, which is encoded with an Error Correction Code (ECC), in analog memory cells (32) of the memory by writing respective analog input values selected from a set of nominal values to the analog memory cells. The stored data is read by performing multiple read operations that compare analog output values of the analog memory cells to different, respective read thresholds so as to produce multiple comparison results for each of the analog memory cells. At least two of the read thresholds are positioned between a pair of the nominal values that are adjacent to one another in the set of the nominal values. Soft metrics are computed responsively to the multiple comparison results. The ECC is decoded using the soft metrics, so as to extract the data stored in the analog memory cells.

Classes IPC  ?

  • G11C 11/34 - Mémoires numériques caractérisées par l'utilisation d'éléments d'emmagasinage électriques ou magnétiques particuliersÉléments d'emmagasinage correspondants utilisant des éléments électriques utilisant des dispositifs à semi-conducteurs
  • G11C 16/04 - Mémoires mortes programmables effaçables programmables électriquement utilisant des transistors à seuil variable, p. ex. FAMOS
  • G11C 16/06 - Circuits auxiliaires, p. ex. pour l'écriture dans la mémoire
  • G11C 29/00 - Vérification du fonctionnement correct des mémoiresTest de mémoires lors d'opération en mode de veille ou hors-ligne

5.

MEMORY CELL READOUT USING SUCCESSIVE APPROXIMATION

      
Numéro d'application IL2007001316
Numéro de publication 2008/053473
Statut Délivré - en vigueur
Date de dépôt 2007-10-30
Date de publication 2008-05-08
Propriétaire ANOBIT TECHNOLOGIES LTD. (Israël)
Inventeur(s)
  • Shalvi, Ofir
  • Sommer, Naftali

Abrégé

A method for operating a memory (20) includes storing analog values in an array of analog memory cells (22), so that each of the analog memory cells holds an analog value corresponding to at least first and second respective bits. A first indication of the analog value stored in a given analog memory cell is obtained using a first set of sampling parameters. A second indication of the analog value stored in the given analog memory cell is obtained using a second set of sampling parameters, which is dependent upon the first indication. The first and second respective bits are read out from the given analog memory cell responsively to the first and second indications.

Classes IPC  ?

  • G11C 27/00 - Mémoires analogiques électriques, p. ex. pour emmagasiner des valeurs instantanées

6.

DISTORTION ESTIMATION AND CANCELLATION IN MEMORY DEVICES

      
Numéro d'application IL2007000576
Numéro de publication 2007/132453
Statut Délivré - en vigueur
Date de dépôt 2007-05-10
Date de publication 2007-11-22
Propriétaire ANOBIT TECHNOLOGIES LTD. (Israël)
Inventeur(s)
  • Shalvi, Ofir
  • Sommer, Naftali
  • Gurgi, Eyal
  • Maislos, Ariel

Abrégé

A method for operating a memory (28) includes storing data in a group of analog memory cells (32) of the memory as respective first voltage levels. After storing the data, second voltage levels are read from the respective analog memory cells. The second voltage levels are affected by cross-coupling interference causing the second voltage levels to differ from the respective first voltage levels. Cross-coupling coefficients, which quantify the cross-coupling interference among the analog memory cells, are estimated by processing the second voltage levels. The data stored in the group of analog memory cells is reconstructed from the read second voltage levels using the estimated cross-coupling coefficients.

Classes IPC  ?

  • G11C 29/00 - Vérification du fonctionnement correct des mémoiresTest de mémoires lors d'opération en mode de veille ou hors-ligne
  • H03M 13/00 - Codage, décodage ou conversion de code pour détecter ou corriger des erreursHypothèses de base sur la théorie du codageLimites de codageMéthodes d'évaluation de la probabilité d'erreurModèles de canauxSimulation ou test des codes
  • G11C 16/04 - Mémoires mortes programmables effaçables programmables électriquement utilisant des transistors à seuil variable, p. ex. FAMOS

7.

COMBINED DISTORTION ESTIMATION AND ERROR CORRECTION CODING FOR MEMORY DEVICES

      
Numéro d'application IL2007000580
Numéro de publication 2007/132457
Statut Délivré - en vigueur
Date de dépôt 2007-05-10
Date de publication 2007-11-22
Propriétaire ANOBIT TECHNOLOGIES LTD. (Israël)
Inventeur(s)
  • Shalvi, Ofir
  • Sommer, Naftali
  • Maislos, Ariel
  • Sokolov, Dotan

Abrégé

A method for operating a memory device (24) includes encoding data using an Error Correction Code (ECC) and storing the encoded data as first analog values in respective analog memory cells (32) of the memory device. After storing the encoded data, second analog values are read from the respective memory cells of the memory device in which the encoded data were stored. At least some of the second analog values differ from the respective first analog values. A distortion that is present in the second analog values is estimated. Error correction metrics are computed with respect to the second analog values responsively to the estimated distortion. The second analog values are processed using the error correction metrics in an ECC decoding process, so as to reconstruct the data.

Classes IPC  ?

  • G11C 11/4099 - Traitement de cellules facticesGénérateurs de tension de référence
  • G11C 16/28 - Circuits de détection ou de lectureCircuits de sortie de données utilisant des cellules de détection différentielle ou des cellules de référence, p. ex. des cellules factices
  • G11C 29/00 - Vérification du fonctionnement correct des mémoiresTest de mémoires lors d'opération en mode de veille ou hors-ligne

8.

MEMORY DEVICE PROGRAMMING USING COMBINED SHAPING AND LINEAR SPREADING

      
Numéro d'application IL2007000581
Numéro de publication 2007/132458
Statut Délivré - en vigueur
Date de dépôt 2007-05-10
Date de publication 2007-11-22
Propriétaire ANOBIT TECHNOLOGIES LTD. (Israël)
Inventeur(s)
  • Shalvi, Ofir
  • Sommer, Naftali

Abrégé

A method for data storage includes accepting data for storage in a memory (28) that includes multiple analog memory cells (32). The data is converted to input values. The input values are filtered using a non-linear filtering operation to produce respective shaped values, and the shaped values are converted to output values using a linear spreading transformation with coefficients chosen so that each of the shaped values contributes to at least two of the output values. The non-linear filtering operation is selected so as to reduce a size of an output range in which the output values lie. The output values are stored in the respective analog memory cells.

Classes IPC  ?

  • G11C 7/00 - Dispositions pour écrire une information ou pour lire une information dans une mémoire numérique
  • G11C 11/34 - Mémoires numériques caractérisées par l'utilisation d'éléments d'emmagasinage électriques ou magnétiques particuliersÉléments d'emmagasinage correspondants utilisant des éléments électriques utilisant des dispositifs à semi-conducteurs
  • G11C 27/00 - Mémoires analogiques électriques, p. ex. pour emmagasiner des valeurs instantanées

9.

MEMORY DEVICE WITH ADAPTIVE CAPACITY

      
Numéro d'application IL2007000579
Numéro de publication 2007/132456
Statut Délivré - en vigueur
Date de dépôt 2007-05-10
Date de publication 2007-11-22
Propriétaire ANOBIT TECHNOLOGIES LTD. (Israël)
Inventeur(s)
  • Shalvi, Ofir
  • Sokolov, Dotan
  • Maislos, Ariel
  • Cohen, Zeev
  • Gurgi, Eyal
  • Semo, Gil

Abrégé

A method for data storage in a memory (28) that includes a plurality of analog memory cells (32) includes estimating respective achievable storage capacities of the analog memory cells. The memory cells are assigned respective storage configurations defining quantities of data to be stored in the memory cells based on the estimated achievable capacities. The data is stored in the memory cells in accordance with the respective assigned storage configurations. The achievable storage capacities of the analog memory cells are re-estimated after the memory has been installed in a host system and used for storing the data in the host system. The storage configurations are modified responsively to the re-estimated achievable capacities.

Classes IPC  ?

  • G11C 11/34 - Mémoires numériques caractérisées par l'utilisation d'éléments d'emmagasinage électriques ou magnétiques particuliersÉléments d'emmagasinage correspondants utilisant des éléments électriques utilisant des dispositifs à semi-conducteurs
  • G11C 16/04 - Mémoires mortes programmables effaçables programmables électriquement utilisant des transistors à seuil variable, p. ex. FAMOS
  • G11C 16/06 - Circuits auxiliaires, p. ex. pour l'écriture dans la mémoire