Inoso, LLC

États‑Unis d’Amérique

Retour au propriétaire

1-8 de 8 pour Inoso, LLC Trier par
Recheche Texte
Affiner par
Date
2023 1
2021 1
2020 1
Avant 2020 5
Classe IPC
B81B 3/00 - Dispositifs comportant des éléments flexibles ou déformables, p. ex. comportant des membranes ou des lamelles élastiques 5
H01H 1/00 - Contacts 4
H01H 49/00 - Appareils ou procédés spécialement adaptés à la fabrication de relais ou d'éléments de relais 4
H01H 59/00 - Relais électrostatiquesRelais à électro-adhésion 4
H01L 21/82 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels pour produire des dispositifs, p.ex. des circuits intégrés, consistant chacun en une pluralité de composants 2
Voir plus
Résultats pour  brevets

1.

Electromechanical power switch integrated circuits and devices and methods thereof

      
Numéro d'application 18100561
Numéro de brevet 12278070
Statut Délivré - en vigueur
Date de dépôt 2023-01-23
Date de la première publication 2023-09-21
Date d'octroi 2025-04-15
Propriétaire INOSO, LLC (USA)
Inventeur(s)
  • Mori, Kiyoshi
  • Tran, Ziep
  • Dao, Giang Trung
  • Ramon, Michael Edward

Abrégé

An electromechanical power switch device and methods thereof. At least some of the illustrative embodiments are devices including a semiconductor substrate, at least one integrated circuit device on a front surface of the semiconductor substrate, an insulating layer on the at least one integrated circuit device, and an electromechanical power switch on the insulating layer. By way of example, the electromechanical power switch may include a source and a drain, a body region disposed between the source and the drain, and a gate including a switching metal layer. In some embodiments, the body region includes a first body portion and a second body portion spaced a distance from the first body portion and defining a body discontinuity therebetween. Additionally, in various examples, the switching metal layer may be disposed over the body discontinuity.

Classes IPC  ?

  • H01H 59/00 - Relais électrostatiquesRelais à électro-adhésion
  • B81B 3/00 - Dispositifs comportant des éléments flexibles ou déformables, p. ex. comportant des membranes ou des lamelles élastiques
  • H01H 1/00 - Contacts
  • H01H 49/00 - Appareils ou procédés spécialement adaptés à la fabrication de relais ou d'éléments de relais

2.

Electromechanical power switch integrated circuits and devices and methods thereof

      
Numéro d'application 17135979
Numéro de brevet 11562871
Statut Délivré - en vigueur
Date de dépôt 2020-12-28
Date de la première publication 2021-06-24
Date d'octroi 2023-01-24
Propriétaire INOSO, LLC. (USA)
Inventeur(s)
  • Mori, Kiyoshi
  • Tran, Ziep
  • Dao, Giang Trung
  • Ramon, Michael Edward

Abrégé

An electromechanical power switch device and methods thereof. At least some of the illustrative embodiments are devices including a semiconductor substrate, at least one integrated circuit device on a front surface of the semiconductor substrate, an insulating layer on the at least one integrated circuit device, and an electromechanical power switch on the insulating layer. By way of example, the electromechanical power switch may include a source and a drain, a body region disposed between the source and the drain, and a gate including a switching metal layer. In some embodiments, the body region includes a first body portion and a second body portion spaced a distance from the first body portion and defining a body discontinuity therebetween. Additionally, in various examples, the switching metal layer may be disposed over the body discontinuity.

Classes IPC  ?

  • H01H 59/00 - Relais électrostatiquesRelais à électro-adhésion
  • B81B 3/00 - Dispositifs comportant des éléments flexibles ou déformables, p. ex. comportant des membranes ou des lamelles élastiques
  • H01H 1/00 - Contacts
  • H01H 49/00 - Appareils ou procédés spécialement adaptés à la fabrication de relais ou d'éléments de relais

3.

Electromechanical power switch integrated circuits and devices and methods thereof

      
Numéro d'application 16827427
Numéro de brevet 10879025
Statut Délivré - en vigueur
Date de dépôt 2020-03-23
Date de la première publication 2020-09-24
Date d'octroi 2020-12-29
Propriétaire INOSO, LLC (USA)
Inventeur(s)
  • Mori, Kiyoshi
  • Tran, Ziep
  • Dao, Giang Trung
  • Ramon, Michael Edward

Abrégé

An electromechanical power switch device and methods thereof. At least some of the illustrative embodiments are devices including a semiconductor substrate, at least one integrated circuit device on a front surface of the semiconductor substrate, an insulating layer on the at least one integrated circuit device, and an electromechanical power switch on the insulating layer. By way of example, the electromechanical power switch may include a source and a drain, a body region disposed between the source and the drain, and a gate including a switching metal layer. In some embodiments, the body region includes a first body portion and a second body portion spaced a distance from the first body portion and defining a body discontinuity therebetween. Additionally, in various examples, the switching metal layer may be disposed over the body discontinuity.

Classes IPC  ?

  • H01H 59/00 - Relais électrostatiquesRelais à électro-adhésion
  • B81B 3/00 - Dispositifs comportant des éléments flexibles ou déformables, p. ex. comportant des membranes ou des lamelles élastiques
  • H01H 1/00 - Contacts
  • H01H 49/00 - Appareils ou procédés spécialement adaptés à la fabrication de relais ou d'éléments de relais

4.

Electromechanical power switch integrated circuits and devices and methods thereof

      
Numéro d'application 15240799
Numéro de brevet 09793080
Statut Délivré - en vigueur
Date de dépôt 2016-08-18
Date de la première publication 2017-02-23
Date d'octroi 2017-10-17
Propriétaire INOSO, LLC (USA)
Inventeur(s)
  • Mori, Kiyoshi
  • Tran, Ziep
  • Dao, Giang Trung
  • Ramon, Michael Edward

Abrégé

An electromechanical power switch device and methods thereof. At least some of the illustrative embodiments are devices including a semiconductor substrate, at least one integrated circuit device on a front surface of the semiconductor substrate, an insulating layer on the at least one integrated circuit device, and an electromechanical power switch on the insulating layer. By way of example, the electromechanical power switch may include a source and a drain, a body region disposed between the source and the drain, and a gate including a switching metal layer. In some embodiments, the body region includes a first body portion and a second body portion spaced a distance from the first body portion and defining a body discontinuity therebetween. Additionally, in various examples, the switching metal layer may be disposed over the body discontinuity.

Classes IPC  ?

  • B81B 3/00 - Dispositifs comportant des éléments flexibles ou déformables, p. ex. comportant des membranes ou des lamelles élastiques
  • H01H 59/00 - Relais électrostatiquesRelais à électro-adhésion
  • H01L 27/10 - Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun comprenant des éléments de circuit passif intégrés avec au moins une barrière de potentiel ou une barrière de surface le substrat étant un corps semi-conducteur comprenant une pluralité de composants individuels dans une configuration répétitive
  • H01H 49/00 - Appareils ou procédés spécialement adaptés à la fabrication de relais ou d'éléments de relais
  • H01H 1/00 - Contacts

5.

Method of forming a stacked low temperature transistor and related devices

      
Numéro d'application 14805415
Numéro de brevet 09202756
Statut Délivré - en vigueur
Date de dépôt 2015-07-21
Date de la première publication 2015-12-01
Date d'octroi 2015-12-01
Propriétaire INOSO, LLC (USA)
Inventeur(s)
  • Tran, Ziep
  • Mori, Kiyoshi
  • Dao, Giang Trung
  • Ramon, Michael Edward

Abrégé

A method of forming a stacked low temperature transistor and related devices. At least some of the illustrative embodiments are methods comprising forming at least one integrated circuit device on a front surface of a bulk semiconductor substrate, and depositing an inter-layer dielectric on the at least one integrated circuit device. A semiconductor layer may then be deposited on the inter-layer dielectric. In some embodiments, a transistor is formed within the semiconductor layer. In some examples, the transistor includes a gate structure formed over the semiconductor layer as well as source/drain regions formed within the semiconductor layer disposed adjacent to and on either side of the gate structure. A metal layer may then be deposited over the transistor, after which an annealing process is performed to induce a reaction between the source/drain regions and the metal layer.

Classes IPC  ?

  • H01L 21/82 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels pour produire des dispositifs, p.ex. des circuits intégrés, consistant chacun en une pluralité de composants
  • H01L 21/86 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels pour produire des dispositifs, p.ex. des circuits intégrés, consistant chacun en une pluralité de composants le substrat étant autre chose qu'un corps semi-conducteur, p.ex. étant un corps isolant le corps isolant étant du saphir, p.ex. silicium sur une structure en saphir, c. à d. S.O.S.

6.

Method of forming a stacked low temperature transistor and related devices

      
Numéro d'application 14329759
Numéro de brevet 09087689
Statut Délivré - en vigueur
Date de dépôt 2014-07-11
Date de la première publication 2015-07-21
Date d'octroi 2015-07-21
Propriétaire INOSO, LLC (USA)
Inventeur(s)
  • Tran, Ziep
  • Mori, Kiyoshi
  • Dao, Giang Trung
  • Ramon, Michael Edward

Abrégé

A method of forming a stacked low temperature transistor and related devices. At least some of the illustrative embodiments are methods comprising forming at least one integrated circuit device on a front surface of a bulk semiconductor substrate, and depositing an inter-layer dielectric on the at least one integrated circuit device. A semiconductor layer may then be deposited on the inter-layer dielectric. In some embodiments, a transistor is formed within the semiconductor layer. In some examples, the transistor includes a gate structure formed over the semiconductor layer as well as source/drain regions formed within the semiconductor layer disposed adjacent to and on either side of the gate structure. A metal layer may then be deposited over the transistor, after which an annealing process is performed to induce a reaction between the source/drain regions and the metal layer.

Classes IPC  ?

  • H01L 29/45 - Electrodes à contact ohmique
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 27/02 - Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun comprenant des éléments de circuit passif intégrés avec au moins une barrière de potentiel ou une barrière de surface
  • H01L 21/8238 - Transistors à effet de champ complémentaires, p.ex. CMOS
  • H01L 21/82 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels pour produire des dispositifs, p.ex. des circuits intégrés, consistant chacun en une pluralité de composants
  • H01L 21/84 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels pour produire des dispositifs, p.ex. des circuits intégrés, consistant chacun en une pluralité de composants le substrat étant autre chose qu'un corps semi-conducteur, p.ex. étant un corps isolant
  • H01L 21/86 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels pour produire des dispositifs, p.ex. des circuits intégrés, consistant chacun en une pluralité de composants le substrat étant autre chose qu'un corps semi-conducteur, p.ex. étant un corps isolant le corps isolant étant du saphir, p.ex. silicium sur une structure en saphir, c. à d. S.O.S.
  • H01L 29/20 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, à part les matériaux de dopage ou autres impuretés, uniquement des composés AIIIBV
  • H01L 29/16 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée
  • H01L 27/092 - Transistors à effet de champ métal-isolant-semi-conducteur complémentaires
  • H01L 27/12 - Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun comprenant des éléments de circuit passif intégrés avec au moins une barrière de potentiel ou une barrière de surface le substrat étant autre qu'un corps semi-conducteur, p.ex. un corps isolant

7.

Method of forming a stacked low temperature diode and related devices

      
Numéro d'application 14329792
Numéro de brevet 08916872
Statut Délivré - en vigueur
Date de dépôt 2014-07-11
Date de la première publication 2014-12-23
Date d'octroi 2014-12-23
Propriétaire Inoso, LLC (USA)
Inventeur(s)
  • Tran, Ziep
  • Mori, Kiyoshi
  • Dao, Giang Trung
  • Ramon, Michael Edward

Abrégé

A method of forming a stacked low temperature diode and related devices. At least some of the illustrative embodiments are methods comprising forming a metal interconnect disposed within an inter-layer dielectric. The metal interconnect is electrically coupled to at least one underlying integrated circuit device. A barrier layer is deposited on the metal interconnect and the inter-layer dielectric. A semiconductor layer is deposited on the barrier layer. A metal layer is deposited on the semiconductor layer. The barrier layer, the semiconductor layer, and the metal layer are patterned. A low-temperature anneal is performed to induce a reaction between the patterned metal layer and the patterned semiconductor layer. The reaction forms a silicided layer within the patterned semiconductor layer. Moreover, the reaction forms a P-N junction diode.

Classes IPC  ?

  • H01L 29/40 - Electrodes
  • H01L 29/88 - Diodes à effet tunnel
  • H01L 29/872 - Diodes Schottky
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 21/265 - Bombardement par des radiations ondulatoires ou corpusculaires par des radiations d'énergie élevée produisant une implantation d'ions
  • H01L 29/04 - Corps semi-conducteurs caractérisés par leur structure cristalline, p.ex. polycristalline, cubique ou à orientation particulière des plans cristallins
  • H01L 27/22 - Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun utilisant des effets de champ magnétique analogues
  • H01L 27/24 - Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun comprenant des composants à l'état solide pour le redressement, l'amplification ou la commutation, sans barrière de potentiel ni barrière de surface

8.

Method of forming an electromechanical power switch for controlling power to integrated circuit devices and related devices

      
Numéro d'application 13975216
Numéro de brevet 08786130
Statut Délivré - en vigueur
Date de dépôt 2013-08-23
Date de la première publication 2014-07-22
Date d'octroi 2014-07-22
Propriétaire INOSO, LLC (USA)
Inventeur(s)
  • Mori, Kiyoshi
  • Tran, Ziep
  • Dao, Giang T.
  • Ramon, Michael E.

Abrégé

A method of forming an electromechanical power switch for controlling power to integrated circuit (IC) devices and related devices. At least some of the illustrative embodiments are methods comprising forming at least one IC device on a front surface of a semiconductor substrate. The at least one IC device includes at least one circuit block and at least one power switch circuit. A dielectric layer is deposited on the IC device, and first and second electromechanical power switches are formed on the dielectric layer. The first power switch gates a voltage to the circuit block and the second power switch gates the voltage to the IC device. The first power switch is actuated by the power switch circuit, and the voltage to the circuit block is switched off. Alternatively, the second power switch is actuated by the power switch circuit, and the voltage to the IC device is switched off.

Classes IPC  ?

  • H02J 1/00 - Circuits pour réseaux principaux ou de distribution, à courant continu
  • B81B 3/00 - Dispositifs comportant des éléments flexibles ou déformables, p. ex. comportant des membranes ou des lamelles élastiques
  • H03K 3/01 - Circuits pour produire des impulsions électriquesCircuits monostables, bistables ou multistables Détails