Varian Semiconductor Equipment Associates, Inc.

États‑Unis d’Amérique

Retour au propriétaire

1-100 de 1 233 pour Varian Semiconductor Equipment Associates, Inc. Trier par
Recheche Texte
Affiner par
Type PI
        Brevet 1 224
        Marque 9
Juridiction
        États-Unis 643
        International 587
        Europe 3
Date
2024 1
2023 1
2022 1
2021 5
2020 52
Voir plus
Classe IPC
H01J 37/317 - Tubes à faisceau électronique ou ionique destinés aux traitements localisés d'objets pour modifier les propriétés des objets ou pour leur appliquer des revêtements en couche mince, p. ex. implantation d'ions 311
H01L 21/265 - Bombardement par des radiations ondulatoires ou corpusculaires par des radiations d'énergie élevée produisant une implantation d'ions 212
H01J 37/32 - Tubes à décharge en atmosphère gazeuse 155
H01J 37/08 - Sources d'ionsCanons à ions 136
H01L 21/67 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitementAppareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants 94
Voir plus
Classe NICE
07 - Machines et machines-outils 9
09 - Appareils et instruments scientifiques et électriques 3
42 - Services scientifiques, technologiques et industriels, recherche et conception 3
16 - Papier, carton et produits en ces matières 1
Statut
En Instance 2
Enregistré / En vigueur 1 231
  1     2     3     ...     13        Prochaine page

1.

System And Methods Using An Inline Surface Engineering Source

      
Numéro d'application 18516347
Statut En instance
Date de dépôt 2023-11-21
Date de la première publication 2024-03-21
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s)
  • Hatem, Christopher
  • Kurunczi, Peter F.
  • Rowland, Christopher A.
  • Olson, Joseph C.
  • Renau, Anthony

Abrégé

A system having an auxiliary plasma source, disposed proximate the workpiece, for use with an ion beam is disclosed. The auxiliary plasma source is used to create ions and radicals which drift toward the workpiece and may form a film. The ion beam is then used to provide energy so that the ions and radicals can process the workpiece. Further, various applications of the system are also disclosed. For example, the system can be used for various processes including deposition, implantation, etching, pre-treatment and post-treatment. By locating an auxiliary plasma source close to the workpiece, processes that were previously not possible may be performed. Further, two dissimilar processes, such as cleaning and implanting or implanting and passivating can be performed without removing the workpiece from the end station.

Classes IPC  ?

  • H01J 37/32 - Tubes à décharge en atmosphère gazeuse
  • H01J 37/36 - Tubes à décharge en atmosphère gazeuse pour nettoyer les surfaces pendant le dépôt des ions issus des matériaux introduits dans l'intervalle de décharge, p. ex. introduits par évaporation
  • H01L 21/67 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitementAppareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants

2.

Techniques for controlling precursors in chemical deposition processes

      
Numéro d'application 18208084
Numéro de brevet 12104253
Statut Délivré - en vigueur
Date de dépôt 2023-06-09
Date de la première publication 2023-10-12
Date d'octroi 2024-10-01
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s)
  • Babayan, Elaina
  • White, Sarah
  • Venugopal, Vijay
  • Bakke, Jonathan

Abrégé

An apparatus for controlling precursor flow. The apparatus may include a processor; and a memory unit coupled to the processor, including a flux control routine. The flux control routine may be operative on the processor to monitor the precursor flow and may include a flux calculation processor to determine a precursor flux value based upon a change in detected signal intensity received from a cell of a gas delivery system to deliver a precursor.

Classes IPC  ?

  • C23C 16/52 - Commande ou régulation du processus de dépôt
  • C23C 16/448 - Revêtement chimique par décomposition de composés gazeux, ne laissant pas de produits de réaction du matériau de la surface dans le revêtement, c.-à-d. procédés de dépôt chimique en phase vapeur [CVD] caractérisé par le procédé de revêtement caractérisé par le procédé utilisé pour produire des courants de gaz réactifs, p. ex. par évaporation ou par sublimation de matériaux précurseurs
  • C23C 16/455 - Revêtement chimique par décomposition de composés gazeux, ne laissant pas de produits de réaction du matériau de la surface dans le revêtement, c.-à-d. procédés de dépôt chimique en phase vapeur [CVD] caractérisé par le procédé de revêtement caractérisé par le procédé utilisé pour introduire des gaz dans la chambre de réaction ou pour modifier les écoulements de gaz dans la chambre de réaction
  • G01F 1/00 - Mesure du débit volumétrique ou du débit massique d'un fluide ou d'un matériau solide fluent, dans laquelle le fluide passe à travers un compteur par un écoulement continu
  • G05D 11/00 - Commande du rapport des débits
  • G05D 11/13 - Commande du rapport des débits de plusieurs matériaux fluides ou fluents caractérisée par l'usage de moyens électriques
  • G05D 16/00 - Commande de la pression d'un fluide
  • G05D 16/04 - Commande de la pression d'un fluide sans source d'énergie auxiliaire
  • H01L 21/00 - Procédés ou appareils spécialement adaptés à la fabrication ou au traitement de dispositifs à semi-conducteurs ou de dispositifs à l'état solide, ou bien de leurs parties constitutives
  • H01L 21/66 - Test ou mesure durant la fabrication ou le traitement
  • H01L 21/67 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitementAppareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants

3.

SEMICONDUCTOR MANUFACTURING DEVICE WITH EMBEDDED FLUID CONDUITS

      
Numéro d'application 17538563
Statut En instance
Date de dépôt 2021-11-30
Date de la première publication 2022-03-17
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s)
  • Abeshaus, Joshua M.
  • Tye, Jordan B.

Abrégé

Provided herein are approaches for forming a conduit embedded within a component of a semiconductor manufacturing device (e.g., an ion implanter) using an additive manufacturing process (e.g., 3-D printing), wherein the conduit is configured to deliver a fluid throughout the component to provide heating, cooling, and gas distribution thereof. In one approach, the conduit includes a set of raised surface features formed on an inner surface of the conduit for varying fluid flow characteristics within the conduit. In another approach, the conduit may be formed in a helical configuration. In another approach, the conduit is formed with a polygonal cross section. In another approach, the component of the ion implanter includes at least one of an ion source, a plasma flood gun, a cooling plate, a platen, and/or an arc chamber base.

Classes IPC  ?

  • B22F 10/20 - Frittage ou fusion directs
  • H01J 37/317 - Tubes à faisceau électronique ou ionique destinés aux traitements localisés d'objets pour modifier les propriétés des objets ou pour leur appliquer des revêtements en couche mince, p. ex. implantation d'ions
  • B33Y 10/00 - Procédés de fabrication additive
  • B33Y 80/00 - Produits obtenus par fabrication additive

4.

System and methods using an inline surface engineering source

      
Numéro d'application 17347048
Numéro de brevet 11862433
Statut Délivré - en vigueur
Date de dépôt 2021-06-14
Date de la première publication 2021-10-07
Date d'octroi 2024-01-02
Propriétaire Varlan Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s)
  • Hatem, Christopher
  • Kurunczi, Peter F.
  • Rowland, Christopher A.
  • Olson, Joseph C.
  • Renau, Anthony

Abrégé

A system having an auxiliary plasma source, disposed proximate the workpiece, for use with an ion beam is disclosed. The auxiliary plasma source is used to create ions and radicals which drift toward the workpiece and may form a film. The ion beam is then used to provide energy so that the ions and radicals can process the workpiece. Further, various applications of the system are also disclosed. For example, the system can be used for various processes including deposition, implantation, etching, pre-treatment and post-treatment. By locating an auxiliary plasma source close to the workpiece, processes that were previously not possible may be performed. Further, two dissimilar processes, such as cleaning and implanting or implanting and passivating can be performed without removing the workpiece from the end station.

Classes IPC  ?

  • H01L 21/67 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitementAppareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants
  • H01J 37/32 - Tubes à décharge en atmosphère gazeuse
  • H01J 37/36 - Tubes à décharge en atmosphère gazeuse pour nettoyer les surfaces pendant le dépôt des ions issus des matériaux introduits dans l'intervalle de décharge, p. ex. introduits par évaporation

5.

Techniques to engineer nanoscale patterned features using ions

      
Numéro d'application 17170351
Numéro de brevet 11488823
Statut Délivré - en vigueur
Date de dépôt 2021-02-08
Date de la première publication 2021-06-03
Date d'octroi 2022-11-01
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s)
  • Ruffell, Simon
  • Hautala, John
  • Brand, Adam
  • Dai, Huixiong

Abrégé

A method of patterning a substrate. The method may include providing a surface feature on the substrate, the surface feature having a first dimension along a first direction within a substrate plane, and a second dimension along a second direction within the substrate plane, wherein the second direction is perpendicular to the first direction; and directing first ions in a first exposure to the surface feature along the first direction at a non-zero angle of incidence with respect to a perpendicular to the substrate plane, in a presence of a reactive ambient containing a reactive species; wherein the first exposure etches the surface feature along the first direction, wherein after the directing, the surface feature retains the second dimension along the second direction, and wherein the surface feature has a third dimension along the first direction different than the first dimension.

Classes IPC  ?

  • H01L 21/02 - Fabrication ou traitement des dispositifs à semi-conducteurs ou de leurs parties constitutives
  • H01L 21/027 - Fabrication de masques sur des corps semi-conducteurs pour traitement photolithographique ultérieur, non prévue dans le groupe ou
  • H01L 21/308 - Traitement chimique ou électrique, p. ex. gravure électrolytique en utilisant des masques
  • H01L 21/033 - Fabrication de masques sur des corps semi-conducteurs pour traitement photolithographique ultérieur, non prévue dans le groupe ou comportant des couches inorganiques
  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif

6.

Spacer sculpting for forming semiconductor devices

      
Numéro d'application 17129080
Numéro de brevet 11532483
Statut Délivré - en vigueur
Date de dépôt 2020-12-21
Date de la première publication 2021-04-15
Date d'octroi 2022-12-20
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s) Varghese, Sony

Abrégé

A method may include forming in a substrate a first array of a first material of first linear structures, interspersed with a second array of a second material, of second linear structures, the first and second linear structures elongated along a first axis. The method may include generating a chop pattern in the first layer, comprising a third linear array, interspersed with a fourth linear array. The third and fourth linear arrays may be elongated along a second axis, forming a non-zero angle of incidence with respect to the first axis. The third linear array may include alternating portions of the first and second material, while the fourth linear array comprises an array of cavities, arranged within the patterning layer. The method may include elongating a first set of cavities along the first axis, to form a first set of elongated cavities bounded by the first material.

Classes IPC  ?

  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 21/31 - Traitement des corps semi-conducteurs en utilisant des procédés ou des appareils non couverts par les groupes pour former des couches isolantes en surface, p. ex. pour masquer ou en utilisant des techniques photolithographiquesPost-traitement de ces couchesEmploi de matériaux spécifiés pour ces couches
  • H01L 21/311 - Gravure des couches isolantes
  • H01L 21/308 - Traitement chimique ou électrique, p. ex. gravure électrolytique en utilisant des masques
  • H01L 27/108 - Structures de mémoires dynamiques à accès aléatoire
  • H01L 21/033 - Fabrication de masques sur des corps semi-conducteurs pour traitement photolithographique ultérieur, non prévue dans le groupe ou comportant des couches inorganiques
  • H01L 21/3065 - Gravure par plasmaGravure au moyen d'ions réactifs

7.

In-situ plasma cleaning of process chamber components

      
Numéro d'application 17034013
Numéro de brevet 11495434
Statut Délivré - en vigueur
Date de dépôt 2020-09-28
Date de la première publication 2021-01-14
Date d'octroi 2022-11-08
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s)
  • Anglin, Kevin
  • Lee, William Davis
  • Kurunczi, Peter
  • Downey, Ryan
  • Scheuer, Jay T.
  • Likhanskii, Alexandre
  • Holber, William M.

Abrégé

Provided herein are approaches for in-situ plasma cleaning of ion beam optics. In one approach, a system includes a component (e.g., a beam-line component) of an ion implanter processing chamber. The system further includes a power supply for supplying a first voltage and first current to the component during a processing mode and a second voltage and second current to the component during a cleaning mode. The second voltage and current are applied to one or more conductive beam optics of the component, individually, to selectively generate plasma around one or more of the one or more conductive beam optics. The system may further include a flow controller for adjusting an injection rate of an etchant gas supplied to the beam-line component, and a vacuum pump for adjusting pressure of an environment of the beam-line component.

Classes IPC  ?

  • H01J 37/317 - Tubes à faisceau électronique ou ionique destinés aux traitements localisés d'objets pour modifier les propriétés des objets ou pour leur appliquer des revêtements en couche mince, p. ex. implantation d'ions
  • H01J 37/32 - Tubes à décharge en atmosphère gazeuse
  • C02F 1/32 - Traitement de l'eau, des eaux résiduaires ou des eaux d'égout par irradiation par la lumière ultraviolette
  • H01J 37/24 - Circuits non adaptés à une application particulière du tube et non prévus ailleurs
  • H01J 37/34 - Tubes à décharge en atmosphère gazeuse fonctionnant par pulvérisation cathodique
  • B08B 7/00 - Nettoyage par des procédés non prévus dans une seule autre sous-classe ou un seul groupe de la présente sous-classe

8.

Optical component having variable depth gratings and method of formation

      
Numéro d'application 17027954
Numéro de brevet 11404278
Statut Délivré - en vigueur
Date de dépôt 2020-09-22
Date de la première publication 2021-01-07
Date d'octroi 2022-08-02
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s)
  • Hautala, John
  • Evans, Morgan
  • Meyer Timmerman Thijssen, Rutger
  • Olson, Joseph C.

Abrégé

An optical grating component may include a substrate, and an optical grating, the optical grating being disposed on the substrate. The optical grating may include a plurality of angled structures, disposed at a non-zero angle of inclination with respect to a perpendicular to a plane of the substrate, wherein the plurality of angled structures are arranged to define a variable depth along a first direction, the first direction being parallel to the plane of the substrate.

Classes IPC  ?

  • H01L 21/302 - Traitement des corps semi-conducteurs en utilisant des procédés ou des appareils non couverts par les groupes pour changer leurs caractéristiques physiques de surface ou leur forme, p. ex. gravure, polissage, découpage
  • G02B 6/34 - Moyens de couplage optique utilisant des prismes ou des réseaux
  • G02B 5/18 - Grilles de diffraction
  • G02B 27/42 - Optique de diffraction
  • F21V 8/00 - Utilisation de guides de lumière, p. ex. dispositifs à fibres optiques, dans les dispositifs ou systèmes d'éclairage
  • G02B 27/01 - Dispositifs d'affichage "tête haute"
  • H01L 21/311 - Gravure des couches isolantes
  • G02B 6/12 - Guides de lumièreDétails de structure de dispositions comprenant des guides de lumière et d'autres éléments optiques, p. ex. des moyens de couplage du type guide d'ondes optiques du genre à circuit intégré

9.

Techniques for controlling precursors in chemical deposition processes

      
Numéro d'application 17012980
Numéro de brevet 11718914
Statut Délivré - en vigueur
Date de dépôt 2020-09-04
Date de la première publication 2020-12-24
Date d'octroi 2023-08-08
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s)
  • Babayan, Elaina
  • White, Sarah
  • Venugopal, Vijay
  • Bakke, Jonathan

Abrégé

An apparatus for controlling precursor flow. The apparatus may include a processor; and a memory unit coupled to the processor, including a flux control routine. The flux control routine may be operative on the processor to monitor the precursor flow and may include a flux calculation processor to determine a precursor flux value based upon a change in detected signal intensity received from a cell of a gas delivery system to deliver a precursor.

Classes IPC  ?

  • C23C 16/52 - Commande ou régulation du processus de dépôt
  • C23C 16/448 - Revêtement chimique par décomposition de composés gazeux, ne laissant pas de produits de réaction du matériau de la surface dans le revêtement, c.-à-d. procédés de dépôt chimique en phase vapeur [CVD] caractérisé par le procédé de revêtement caractérisé par le procédé utilisé pour produire des courants de gaz réactifs, p. ex. par évaporation ou par sublimation de matériaux précurseurs
  • H01L 21/67 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitementAppareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants
  • C23C 16/455 - Revêtement chimique par décomposition de composés gazeux, ne laissant pas de produits de réaction du matériau de la surface dans le revêtement, c.-à-d. procédés de dépôt chimique en phase vapeur [CVD] caractérisé par le procédé de revêtement caractérisé par le procédé utilisé pour introduire des gaz dans la chambre de réaction ou pour modifier les écoulements de gaz dans la chambre de réaction
  • G05D 16/04 - Commande de la pression d'un fluide sans source d'énergie auxiliaire
  • G01F 1/00 - Mesure du débit volumétrique ou du débit massique d'un fluide ou d'un matériau solide fluent, dans laquelle le fluide passe à travers un compteur par un écoulement continu
  • G05D 11/13 - Commande du rapport des débits de plusieurs matériaux fluides ou fluents caractérisée par l'usage de moyens électriques
  • G05D 16/00 - Commande de la pression d'un fluide
  • H01L 21/00 - Procédés ou appareils spécialement adaptés à la fabrication ou au traitement de dispositifs à semi-conducteurs ou de dispositifs à l'état solide, ou bien de leurs parties constitutives
  • H01L 21/66 - Test ou mesure durant la fabrication ou le traitement
  • G05D 11/00 - Commande du rapport des débits

10.

System and tool for cleaning a glass surface of an accelerator column

      
Numéro d'application 17007044
Numéro de brevet 11691184
Statut Délivré - en vigueur
Date de dépôt 2020-08-31
Date de la première publication 2020-12-17
Date d'octroi 2023-07-04
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s)
  • Blanchard, Michael J.
  • Clay, Nevin H.
  • Conahan, Joshua R.
  • Lupoli, Christopher

Abrégé

A cleaning tool for cleaning a glass surface of an accelerator column is disclosed. The cleaning tool includes a shaft including a first end and a second end; a foam body located at the first end of the shaft; and a mounting bracket coupled to the first end of the shaft, the mounting bracket receiving the foam body. An outer circumference of the foam body includes a textured cleaning surface for contacting the glass surface of the accelerator column.

Classes IPC  ?

  • B08B 9/00 - Nettoyage d'objets creux par des procédés ou avec un appareillage spécialement adaptés à cet effet
  • B08B 1/00 - Nettoyage par des procédés impliquant l'utilisation d'outils
  • A47L 13/16 - TissusTamponsÉponges
  • A47L 13/46 - Fixation des tissus ou éponges de nettoyage ou d'encaustiquage aux manches, au moyen de griffes, pinces ou similaires
  • H01J 37/317 - Tubes à faisceau électronique ou ionique destinés aux traitements localisés d'objets pour modifier les propriétés des objets ou pour leur appliquer des revêtements en couche mince, p. ex. implantation d'ions
  • B08B 1/04 - Nettoyage par des procédés impliquant l'utilisation d'outils, de brosses ou d'éléments analogues utilisant des éléments actifs rotatifs
  • B08B 5/04 - Nettoyage par aspiration, avec ou sans action auxiliaire

11.

Apparatus and techniques for generating bunched ion beam

      
Numéro d'application 16928895
Numéro de brevet 11295931
Statut Délivré - en vigueur
Date de dépôt 2020-07-14
Date de la première publication 2020-11-12
Date d'octroi 2022-04-05
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s) Sinclair, Frank

Abrégé

An ion implantation system, including an ion source, and a buncher to receive a continuous ion beam from the ion source, and output a bunched ion beam. The buncher may include a drift tube assembly, having an alternating sequence of grounded drift tubes and AC drift tubes. The drift tube assembly may include a first grounded drift tube, arranged to accept a continuous ion beam, at least two AC drift tubes downstream to the first grounded drift tube, a second grounded drift tube, downstream to the at least two AC drift tubes. The ion implantation system may include an AC voltage assembly, coupled to the at least two AC drift tubes, and comprising at least two AC voltage sources, separately coupled to the at least two AC drift tubes. The ion implantation system may include a linear accelerator, comprising a plurality of acceleration stages, disposed downstream of the buncher.

Classes IPC  ?

  • H01J 37/20 - Moyens de support ou de mise en position de l'objet ou du matériauMoyens de réglage de diaphragmes ou de lentilles associées au support
  • H01J 37/317 - Tubes à faisceau électronique ou ionique destinés aux traitements localisés d'objets pour modifier les propriétés des objets ou pour leur appliquer des revêtements en couche mince, p. ex. implantation d'ions
  • H01J 37/30 - Tubes à faisceau électronique ou ionique destinés aux traitements localisés d'objets

12.

Dual cathode ion source

      
Numéro d'application 16891256
Numéro de brevet 11114277
Statut Délivré - en vigueur
Date de dépôt 2020-06-03
Date de la première publication 2020-09-17
Date d'octroi 2021-09-07
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s)
  • Koo, Bon-Woong
  • Lu, Jun
  • Sinclair, Frank
  • Hermanson, Eric D.
  • Pierro, Joseph E.
  • Johnson, Michael D.
  • Delucia, Michael S.
  • Cucchetti, Antonella

Abrégé

An ion source having dual indirectly heated cathodes is disclosed. Each of the cathodes may be independently biased relative to its respective filament so as to vary the profile of the beam current that is extracted from the ion source. In certain embodiments, the ion source is used in conjunction with an ion implanter. The ion implanter comprises a beam profiler to measure the current of the ribbon ion beam as a function of beam position. A controller uses this information to independently control the bias voltages of the two indirectly heated cathodes so as to vary the uniformity of the ribbon ion beam. In certain embodiments, the current passing through each filament may also be independently controlled by the controller.

Classes IPC  ?

  • H01J 37/317 - Tubes à faisceau électronique ou ionique destinés aux traitements localisés d'objets pour modifier les propriétés des objets ou pour leur appliquer des revêtements en couche mince, p. ex. implantation d'ions
  • H01J 27/08 - Sources d'ionsCanons à ions utilisant une décharge d'arc
  • H01J 1/50 - Moyens magnétiques de commande de la décharge
  • H01J 37/08 - Sources d'ionsCanons à ions

13.

Device structure for forming semiconductor device having angled contacts

      
Numéro d'application 16875431
Numéro de brevet 10886279
Statut Délivré - en vigueur
Date de dépôt 2020-05-15
Date de la première publication 2020-09-03
Date d'octroi 2021-01-05
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s)
  • Varghese, Sony
  • Renau, Anthony
  • Evans, Morgan
  • Hautala, John
  • Olson, Joe

Abrégé

A memory device may include an active device region, disposed at least partially in a first level. The memory device may include a storage capacitor, disposed at least partially in a second level, above the first level, wherein the first level and the second level are parallel to a substrate plane. The memory device may also include a contact via, the contact via extending between the storage capacitor and the active device region, and defining a non-zero angle of inclination with respect to a perpendicular to the substrate plane.

Classes IPC  ?

  • H01L 27/108 - Structures de mémoires dynamiques à accès aléatoire

14.

System and method for optimally forming gratings of diffracted optical elements

      
Numéro d'application 16870668
Numéro de brevet 11402649
Statut Délivré - en vigueur
Date de dépôt 2020-05-08
Date de la première publication 2020-08-27
Date d'octroi 2022-08-02
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s)
  • Evans, Morgan
  • Meyer Timmerman Thijssen, Rutger
  • Olson, Joseph
  • Kurunczi, Peter

Abrégé

Optical grating components and methods of forming are provided. In some embodiments, a method includes providing an optically transparent substrate, and forming an optical grating layer on the substrate. The method includes forming an optical grating in the optical grating layer, wherein the optical grating comprises a plurality of angled components, disposed at a non-zero angle of inclination with respect to a perpendicular to a plane of the substrate. A first sidewall of the optical grating may have a first angle, and a second sidewall of the grating has a second angle different than the first angle. Modifying process parameters, including selectivity and beam angle spread, has an effect of changing a shape or dimension of the plurality of angled components.

Classes IPC  ?

15.

Extreme edge uniformity control

      
Numéro d'application 16851550
Numéro de brevet 11574800
Statut Délivré - en vigueur
Date de dépôt 2020-04-17
Date de la première publication 2020-07-30
Date d'octroi 2023-02-07
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s)
  • Likhanskii, Alexandre
  • Petterson, Maureen
  • Hautala, John
  • Renau, Anthony
  • Rowland, Christopher A.
  • Biloiu, Costel

Abrégé

A workpiece processing apparatus allowing independent control of the voltage applied to the shield ring and the workpiece is disclosed. The workpiece processing apparatus includes a platen. The platen includes a dielectric material on which a workpiece is disposed. A bias electrode is disposed beneath the dielectric material. A shield ring, which is constructed from a metal, ceramic, semiconductor or dielectric material, is arranged around the perimeter of the workpiece. A ring electrode is disposed beneath the shield ring. The ring electrode and the bias electrode may be separately powered. This allows the surface voltage of the shield ring to match that of the workpiece, which causes the plasma sheath to be flat. Additionally, the voltage applied to the shield ring may be made different from that of the workpiece to compensate for mismatches in geometries. This improves uniformity of incident angles along the outer edge of the workpiece.

Classes IPC  ?

  • H01J 37/32 - Tubes à décharge en atmosphère gazeuse

16.

System and method for forming diffracted optical element having varied gratings

      
Numéro d'application 16785612
Numéro de brevet 11016228
Statut Délivré - en vigueur
Date de dépôt 2020-02-09
Date de la première publication 2020-07-23
Date d'octroi 2021-05-25
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s)
  • Evans, Morgan
  • Meyer Timmerman Thijssen, Rutger
  • Olson, Joseph
  • Kurunczi, Peter
  • Masci, Robert

Abrégé

Embodiments herein provide systems and methods for forming an optical component. A method may include providing a plurality of proximity masks between a plasma source and a workpiece, the workpiece including a plurality of substrates secured thereto. Each of the plurality of substrates may include first and second target areas. The method may further include delivering, from the plasma source, an angled ion beam towards the workpiece, wherein the angled ion beam is then received at one of the plurality of masks. A first proximity mask may include a first set of openings permitting the angled ion beam to pass therethrough to just the first target area of each of the plurality of substrates. A second proximity mask may include a second set of openings permitting the angled ion beam to pass therethrough just to the second target area of each of the plurality of substrates.

Classes IPC  ?

  • G02B 5/18 - Grilles de diffraction
  • G02B 6/136 - Circuits optiques intégrés caractérisés par le procédé de fabrication par gravure
  • G11B 7/1372 - Lentilles
  • G11B 7/1353 - Éléments de diffraction, p. ex. hologrammes ou réseaux

17.

Apparatus and techniques for generating bunched ion beam

      
Numéro d'application 16842464
Numéro de brevet 10867773
Statut Délivré - en vigueur
Date de dépôt 2020-04-07
Date de la première publication 2020-07-23
Date d'octroi 2020-12-15
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s) Sinclair, Frank

Abrégé

An apparatus may include a first grounded drift tube, arranged to accept a continuous ion beam, at least two AC drift tubes, arranged in series, downstream to the first grounded drift tube, and a second grounded drift tube, downstream to the at least two AC drift tubes. The apparatus may include an AC voltage assembly, electrically coupled to at least two AC drift tubes. The AC voltage assembly may include a first AC voltage source, coupled to deliver a first AC voltage signal at a first frequency to a first AC drift tube of at least two AC drift tubes. The AC voltage assembly may further include a second AC voltage source, coupled to deliver a second AC voltage signal at a second frequency to a second AC drift tube of the at least two AC drift tubes, wherein the second frequency comprises an integral multiple of the first frequency.

Classes IPC  ?

  • H01J 37/20 - Moyens de support ou de mise en position de l'objet ou du matériauMoyens de réglage de diaphragmes ou de lentilles associées au support
  • H01J 37/317 - Tubes à faisceau électronique ou ionique destinés aux traitements localisés d'objets pour modifier les propriétés des objets ou pour leur appliquer des revêtements en couche mince, p. ex. implantation d'ions
  • H01J 37/30 - Tubes à faisceau électronique ou ionique destinés aux traitements localisés d'objets

18.

Conductive beam optics for reducing particles in ion implanter

      
Numéro d'application 15901775
Numéro de brevet 10714301
Statut Délivré - en vigueur
Date de dépôt 2018-02-21
Date de la première publication 2020-07-14
Date d'octroi 2020-07-14
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s)
  • Chang, Shengwu
  • Sinclair, Frank
  • Likhanskii, Alexandre
  • Campbell, Christopher
  • Lindberg, Robert C.

Abrégé

Provided herein are approaches for reducing particles in an ion implanter. An electrostatic filter may include a housing and a plurality of conductive beam optics within the housing. The conductive beam optics are arranged around an ion beam-line directed towards a wafer, and may include entrance aperture electrodes proximate an entrance aperture of the housing. The conductive beam optics may further include energetic electrodes downstream along the ion beam-line from the entrance aperture electrodes, and ground electrodes downstream from the energetic electrodes. The energetic electrodes are positioned farther away from the ion beam-line than the entrance electrodes and the ground electrodes, thus causing the energetic electrodes to be physically blocked from impact by an envelope of back-sputter material returning from the wafer. The electrostatic filter may further include an electrical system for independently delivering a voltage and a current to each of the conductive beam optics.

Classes IPC  ?

  • H01J 37/05 - Dispositifs électronoptiques ou ionoptiques pour la séparation des électrons ou des ions en fonction de leur énergie
  • H01J 37/31 - Tubes à faisceau électronique ou ionique destinés aux traitements localisés d'objets pour couper ou perforer
  • H01J 37/317 - Tubes à faisceau électronique ou ionique destinés aux traitements localisés d'objets pour modifier les propriétés des objets ou pour leur appliquer des revêtements en couche mince, p. ex. implantation d'ions

19.

Dynamic random access device including two-dimensional array of fin structures

      
Numéro d'application 16778591
Numéro de brevet 11462546
Statut Délivré - en vigueur
Date de dépôt 2020-01-31
Date de la première publication 2020-05-28
Date d'octroi 2022-10-04
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s)
  • Varghese, Sony
  • Variam, Naushad

Abrégé

A method may include providing a substrate, the substrate comprising a substrate base and a patterning stack, disposed on the substrate base. The substrate may include first linear structures in the patterning stack, the first linear structures being elongated along a first direction; and second linear structures in the patterning stack, the second linear structures being elongated along a second direction, the second direction forming a non-zero angle with respect to the first direction. The method may also include selectively forming a set of sidewall spacers on one set of sidewalls of the second linear structures.

Classes IPC  ?

  • H01L 27/108 - Structures de mémoires dynamiques à accès aléatoire
  • H01L 21/308 - Traitement chimique ou électrique, p. ex. gravure électrolytique en utilisant des masques
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01J 37/32 - Tubes à décharge en atmosphère gazeuse
  • H01L 21/311 - Gravure des couches isolantes
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée

20.

System and method for forming diffracted optical element having varied gratings

      
Numéro d'application 16778631
Numéro de brevet 11442207
Statut Délivré - en vigueur
Date de dépôt 2020-01-31
Date de la première publication 2020-05-28
Date d'octroi 2022-09-13
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s)
  • Evans, Morgan
  • Meyer Timmerman Thijssen, Rutger
  • Olson, Joseph
  • Kurunczi, Peter
  • Masci, Robert

Abrégé

Embodiments herein provide systems and methods for forming an optical component. A method may include providing a plurality of proximity masks between a plasma source and a workpiece, the workpiece including a plurality of substrates secured thereto. Each of the plurality of substrates may include first and second target areas. The method may further include delivering, from the plasma source, an angled ion beam towards the workpiece, wherein the angled ion beam is then received at one of the plurality of masks. A first proximity mask may include a first set of openings permitting the angled ion beam to pass therethrough to just the first target area of each of the plurality of substrates. A second proximity mask may include a second set of openings permitting the angled ion beam to pass therethrough just to the second target area of each of the plurality of substrates.

Classes IPC  ?

  • G02B 5/18 - Grilles de diffraction
  • G11B 7/1372 - Lentilles
  • G11B 7/1353 - Éléments de diffraction, p. ex. hologrammes ou réseaux
  • H01J 37/30 - Tubes à faisceau électronique ou ionique destinés aux traitements localisés d'objets

21.

Method and apparatus for non line-of-sight doping

      
Numéro d'application 16739927
Numéro de brevet 11631588
Statut Délivré - en vigueur
Date de dépôt 2020-01-10
Date de la première publication 2020-05-14
Date d'octroi 2023-04-18
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s)
  • Hatem, Christopher R.
  • Sferlazzo, Piero
  • Fish, Roger
  • Stone, Dale K.

Abrégé

A method of doping a substrate. The method may include providing a substrate in a process chamber. The substrate may include a semiconductor structure, and a dopant layer disposed on a surface of the semiconductor structure. The method may include maintaining the substrate at a first temperature for a first interval, the first temperature corresponding to a vaporization temperature of the dopant layer. The method may further include rapidly cooling the substrate to a second temperature, less than the first temperature, and heating the substrate from the second temperature to a third temperature, greater than the first temperature.

Classes IPC  ?

  • H01J 37/32 - Tubes à décharge en atmosphère gazeuse
  • H01L 21/22 - Diffusion des impuretés, p. ex. des matériaux de dopage, des matériaux pour électrodes, à l'intérieur ou hors du corps semi-conducteur, ou entre les régions semi-conductricesRedistribution des impuretés, p. ex. sans introduction ou sans élimination de matériau dopant supplémentaire
  • H01L 21/263 - Bombardement par des radiations ondulatoires ou corpusculaires par des radiations d'énergie élevée
  • H01L 21/8234 - Technologie MIS

22.

Hydrophobic shafts for use in process chambers

      
Numéro d'application 16737383
Numéro de brevet 10974276
Statut Délivré - en vigueur
Date de dépôt 2020-01-08
Date de la première publication 2020-05-07
Date d'octroi 2021-04-13
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s)
  • Allen, Jr., Ernest E.
  • Fischer, Jonathan David
  • Krampert, Jeffrey E.

Abrégé

A system that reduces the amount of water that enters a process chamber via a movable shaft is disclosed. The surface of the shaft is made hydrophobic. Any water droplets that are collected on the hydrophobic shaft are disposed at a high contact angle, making it more likely that these water droplets fall from the shaft. Further, any water that enters the process chamber is more readily removed from the shaft due to the lower energy of liberation. Reducing the amount of water in a process chamber may improve the lifetime of the components in the process chamber and may improve the yield of the workpieces being processed. This may be especially relevant when process gasses that contain halogens are employed.

Classes IPC  ?

  • B05D 5/08 - Procédés pour appliquer des liquides ou d'autres matériaux fluides aux surfaces pour obtenir des effets, finis ou des structures de surface particuliers pour obtenir une surface antifriction ou anti-adhésive
  • B05D 1/28 - Procédés pour appliquer des liquides ou d'autres matériaux fluides aux surfaces par transfert de liquides ou d'autres matériaux fluides, à partir de la surface d'éléments porteurs, p. ex. de pinceaux, tampons, rouleaux
  • C23C 14/00 - Revêtement par évaporation sous vide, pulvérisation cathodique ou implantation d'ions du matériau composant le revêtement

23.

Structure and method of forming fin device having improved fin liner

      
Numéro d'application 16714059
Numéro de brevet 10971403
Statut Délivré - en vigueur
Date de dépôt 2019-12-13
Date de la première publication 2020-04-30
Date d'octroi 2021-04-06
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s)
  • Sung, Min Gyu
  • Variam, Naushad K.
  • Varghese, Sony
  • Van Meer, Johannes
  • Lee, Jae Young

Abrégé

A method for forming a semiconductor device. The method may include providing a transistor structure, where the transistor structure includes a fin array, the fin array including a plurality of semiconductor fins, disposed on a substrate. A liner may be disposed on the plurality of semiconductor fins. The method may include directing first angled ions to the fin array, wherein the liner is removed in an upper portion of the plurality of semiconductor fins, and wherein the liner remains in a lower portion of the at least one of the plurality of semiconductor fins, and wherein the upper portion comprises an active fin region to form a transistor device.

Classes IPC  ?

  • H01L 21/8234 - Technologie MIS
  • H01L 21/265 - Bombardement par des radiations ondulatoires ou corpusculaires par des radiations d'énergie élevée produisant une implantation d'ions
  • H01L 21/02 - Fabrication ou traitement des dispositifs à semi-conducteurs ou de leurs parties constitutives
  • H01L 21/266 - Bombardement par des radiations ondulatoires ou corpusculaires par des radiations d'énergie élevée produisant une implantation d'ions en utilisant des masques
  • H01L 27/088 - Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun comprenant des éléments de circuit passif intégrés avec au moins une barrière de potentiel ou une barrière de surface le substrat étant un corps semi-conducteur comprenant uniquement des composants semi-conducteurs d'un seul type comprenant uniquement des composants à effet de champ les composants étant des transistors à effet de champ à porte isolée
  • H01L 29/06 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices
  • H01L 21/762 - Régions diélectriques

24.

In-situ plasma cleaning of process chamber components

      
Numéro d'application 16724944
Numéro de brevet 11037758
Statut Délivré - en vigueur
Date de dépôt 2019-12-23
Date de la première publication 2020-04-23
Date d'octroi 2021-06-15
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s)
  • Anglin, Kevin
  • Lee, William Davis
  • Kurunczi, Peter
  • Downey, Ryan
  • Scheuer, Jay T.
  • Likhanskii, Alexandre
  • Holber, William M.

Abrégé

Provided herein are approaches for in-situ plasma cleaning of ion beam optics. In one approach, a system includes a component (e.g., a beam-line component) of an ion implanter processing chamber. The system further includes a power supply for supplying a first voltage and first current to the component during a processing mode and a second voltage and second current to the component during a cleaning mode. The second voltage and current are applied to one or more conductive beam optics of the component, individually, to selectively generate plasma around one or more of the one or more conductive beam optics. The system may further include a flow controller for adjusting an injection rate of an etchant gas supplied to the beam-line component, and a vacuum pump for adjusting pressure of an environment of the beam-line component.

Classes IPC  ?

  • C23C 16/44 - Revêtement chimique par décomposition de composés gazeux, ne laissant pas de produits de réaction du matériau de la surface dans le revêtement, c.-à-d. procédés de dépôt chimique en phase vapeur [CVD] caractérisé par le procédé de revêtement
  • H01J 37/317 - Tubes à faisceau électronique ou ionique destinés aux traitements localisés d'objets pour modifier les propriétés des objets ou pour leur appliquer des revêtements en couche mince, p. ex. implantation d'ions
  • H01J 37/32 - Tubes à décharge en atmosphère gazeuse
  • H01J 37/24 - Circuits non adaptés à une application particulière du tube et non prévus ailleurs
  • H01J 37/34 - Tubes à décharge en atmosphère gazeuse fonctionnant par pulvérisation cathodique
  • B08B 7/00 - Nettoyage par des procédés non prévus dans une seule autre sous-classe ou un seul groupe de la présente sous-classe

25.

Performance improvement of EUV photoresist by ion implantation

      
Numéro d'application 16691739
Numéro de brevet 10990014
Statut Délivré - en vigueur
Date de dépôt 2019-11-22
Date de la première publication 2020-03-26
Date d'octroi 2021-04-27
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s)
  • Ma, Tristan Y.
  • Dai, Huixiong
  • Renau, Anthony
  • Hautala, John
  • Olson, Joseph

Abrégé

A method of patterning a substrate may include providing a blanket photoresist layer on the substrate; performing an ion implantation procedure of an implant species into the blanket photoresist layer, the implant species comprising an enhanced absorption efficiency at a wavelength in the extreme ultraviolet (EUV) range; and subsequent to the performing the ion implantation procedure, performing a patterned exposure to expose the blanket photoresist layer to EUV radiation.

Classes IPC  ?

  • G03F 7/38 - Traitement avant le dépouillement selon l'image, p. ex. préchauffage
  • G03F 7/20 - ExpositionAppareillages à cet effet
  • G03F 7/16 - Procédés de couchageAppareillages à cet effet
  • G03F 7/004 - Matériaux photosensibles
  • G03F 7/09 - Matériaux photosensibles caractérisés par des détails de structure, p. ex. supports, couches auxiliaires

26.

INSERTABLE TARGET HOLDER FOR SOLID DOPANT MATERIALS

      
Numéro d'application US2019045052
Numéro de publication 2020/060681
Statut Délivré - en vigueur
Date de dépôt 2019-08-05
Date de publication 2020-03-26
Propriétaire VARIAN SEMICONDUCTOR EQUIPMENT ASSOCIATES, INC. (USA)
Inventeur(s)
  • Patel, Shreyansh
  • Wright, Graham
  • Alvarado, Daniel
  • Becker, Klaus
  • Tieger, Daniel R.
  • Krause, Stephen

Abrégé

An ion source with an insertable target holder for holding a solid dopant material is disclosed. The insertable target holder includes a pocket or cavity into which the solid dopant material is disposed. When the solid dopant material melts, it remains contained within the pocket, thus not damaging or degrading the arc chamber. Additionally, the target holder can be moved from one or more positions where the pocket is at least partially in the arc chamber to one or more positions where the pocket is entirely outside the arc chamber. In certain embodiments, a sleeve may be used to cover at least a portion of the open top of the pocket.

Classes IPC  ?

  • H01J 37/08 - Sources d'ionsCanons à ions
  • H01J 37/20 - Moyens de support ou de mise en position de l'objet ou du matériauMoyens de réglage de diaphragmes ou de lentilles associées au support
  • H01J 37/317 - Tubes à faisceau électronique ou ionique destinés aux traitements localisés d'objets pour modifier les propriétés des objets ou pour leur appliquer des revêtements en couche mince, p. ex. implantation d'ions

27.

Spacer sculpting for forming semiconductor devices

      
Numéro d'application 16251856
Numéro de brevet 10903082
Statut Délivré - en vigueur
Date de dépôt 2019-01-18
Date de la première publication 2020-03-26
Date d'octroi 2021-01-26
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s) Varghese, Sony

Abrégé

A method may include forming in a substrate a first array of a first material of first linear structures, interspersed with a second array of a second material, of second linear structures, the first and second linear structures elongated along a first axis. The method may include generating a chop pattern in the first layer, comprising a third linear array, interspersed with a fourth linear array. The third and fourth linear arrays may be elongated along a second axis, forming a non-zero angle of incidence with respect to the first axis. The third linear array may include alternating portions of the first and second material, while the fourth linear array comprises an array of cavities, arranged within the patterning layer. The method may include elongating a first set of cavities along the first axis, to form a first set of elongated cavities bounded by the first material.

Classes IPC  ?

  • H01L 21/308 - Traitement chimique ou électrique, p. ex. gravure électrolytique en utilisant des masques
  • H01L 21/3065 - Gravure par plasmaGravure au moyen d'ions réactifs
  • H01L 21/033 - Fabrication de masques sur des corps semi-conducteurs pour traitement photolithographique ultérieur, non prévue dans le groupe ou comportant des couches inorganiques
  • H01L 27/108 - Structures de mémoires dynamiques à accès aléatoire

28.

Extraction apparatus and system for high throughput ion beam processing

      
Numéro d'application 16578847
Numéro de brevet 11127556
Statut Délivré - en vigueur
Date de dépôt 2019-09-23
Date de la première publication 2020-03-26
Date d'octroi 2021-09-21
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s)
  • Biloiu, Costel
  • Ballou, Jon
  • Buonodono, James P.

Abrégé

In one embodiment, an ion extraction optics for extracting a plurality of ion beams is provided. The ion extraction optics may include, an extraction plate, the extraction plate defining a cut-out region, the cut-out region being elongated along a first direction. The extraction apparatus may include a slidable insert, the slidable insert disposed to overlap the cut-out region, and slidably movable with respect to the extraction plate, along the first direction, wherein the slidable insert and cut-out region define a first aperture and a second aperture.

Classes IPC  ?

  • H01J 37/08 - Sources d'ionsCanons à ions
  • H01J 37/04 - Dispositions des électrodes et organes associés en vue de produire ou de commander la décharge, p. ex. dispositif électronoptique, dispositif ionoptique
  • H01J 37/317 - Tubes à faisceau électronique ou ionique destinés aux traitements localisés d'objets pour modifier les propriétés des objets ou pour leur appliquer des revêtements en couche mince, p. ex. implantation d'ions
  • H01J 27/02 - Sources d'ionsCanons à ions

29.

Selective photoresist etching for bridge defect removal

      
Numéro d'application 16140916
Numéro de brevet 10937663
Statut Délivré - en vigueur
Date de dépôt 2018-09-25
Date de la première publication 2020-03-26
Date d'octroi 2021-03-02
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s)
  • Ma, Tristan Y.
  • Hsu, Juiyuan

Abrégé

Disclosed are methods for removing bridge defects using an angled implant and selective photoresist etch. In one embodiment, a method includes providing a semiconductor device including plurality of photoresist lines on a stack of layers, wherein a bridge defect extends between two or more photoresist lines of the plurality of photoresist lines. The method may further include implanting a sidewall and an upper surface of the two or more photoresist lines with an ion beam disposed at an angle, the angle being a non-zero angle of inclination with respect to a perpendicular to a plane of the upper surface of the stack of layers. The method may further include etching the semiconductor device to remove the bridge defect.

Classes IPC  ?

  • H01L 21/311 - Gravure des couches isolantes
  • H01L 21/027 - Fabrication de masques sur des corps semi-conducteurs pour traitement photolithographique ultérieur, non prévue dans le groupe ou
  • H01L 21/308 - Traitement chimique ou électrique, p. ex. gravure électrolytique en utilisant des masques
  • H01L 21/3213 - Gravure physique ou chimique des couches, p. ex. pour produire une couche avec une configuration donnée à partir d'une couche étendue déposée au préalable
  • G03F 7/09 - Matériaux photosensibles caractérisés par des détails de structure, p. ex. supports, couches auxiliaires

30.

EXTRACTION APPARATUS AND SYSTEM FOR HIGH THROUGHPUT ION BEAM PROCESSING

      
Numéro d'application US2019046123
Numéro de publication 2020/060693
Statut Délivré - en vigueur
Date de dépôt 2019-08-12
Date de publication 2020-03-26
Propriétaire VARIAN SEMICONDUCTOR EQUIPMENT ASSOCIATES, INC. (USA)
Inventeur(s)
  • Biloiu, Costel
  • Ballou, Jon
  • Buonodono, James P.

Abrégé

In one embodiment, an ion extraction optics for extracting a plurality of ion beams is provided. The ion extraction optics may include, an extraction plate, the extraction plate defining a cut-out region, the cut-out region being elongated along a first direction. The extraction apparatus may include a slidable insert, the slidable insert disposed to overlap the cut-out region, and slidably movable with respect to the extraction plate, along the first direction, wherein the slidable insert and cut-out region define a first aperture and a second aperture.

Classes IPC  ?

  • H01J 37/147 - Dispositions pour diriger ou dévier la décharge le long d'une trajectoire déterminée
  • H01J 37/08 - Sources d'ionsCanons à ions
  • H01J 37/317 - Tubes à faisceau électronique ou ionique destinés aux traitements localisés d'objets pour modifier les propriétés des objets ou pour leur appliquer des revêtements en couche mince, p. ex. implantation d'ions

31.

Insertable target holder for solid dopant materials

      
Numéro d'application 16269120
Numéro de brevet 11404254
Statut Délivré - en vigueur
Date de dépôt 2019-02-06
Date de la première publication 2020-03-19
Date d'octroi 2022-08-02
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s)
  • Patel, Shreyansh
  • Wright, Graham
  • Alvarado, Daniel
  • Becker, Klaus
  • Tieger, Daniel R.
  • Krause, Stephen

Abrégé

An ion source with an insertable target holder for holding a solid dopant material is disclosed. The insertable target holder includes a pocket or cavity into which the solid dopant material is disposed. When the solid dopant material melts, it remains contained within the pocket, thus not damaging or degrading the arc chamber. Additionally, the target holder can be moved from one or more positions where the pocket is at least partially in the arc chamber to one or more positions where the pocket is entirely outside the arc chamber. In certain embodiments, a sleeve may be used to cover at least a portion of the open top of the pocket.

Classes IPC  ?

  • H01J 37/34 - Tubes à décharge en atmosphère gazeuse fonctionnant par pulvérisation cathodique
  • H01J 37/08 - Sources d'ionsCanons à ions

32.

Method and device isolation structure in finFET

      
Numéro d'application 16694093
Numéro de brevet 10755965
Statut Délivré - en vigueur
Date de dépôt 2019-11-25
Date de la première publication 2020-03-19
Date d'octroi 2020-08-25
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s) Sung, Min Gyu

Abrégé

A method of forming a semiconductor device. The method may include providing a semiconductor device structure. The semiconductor device structure may include a semiconductor fin; and a mask, disposed over the semiconductor fin, the mask defining a plurality of openings, wherein the semiconductor fin is exposed in the plurality of openings. The method may further include directing angled ions into the plurality of openings, wherein a plurality of trenches are formed in the semiconductor fin, wherein a given trench of the plurality of trenches comprises a reentrant profile.

Classes IPC  ?

  • H01L 21/762 - Régions diélectriques
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 21/3065 - Gravure par plasmaGravure au moyen d'ions réactifs
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 21/8234 - Technologie MIS

33.

PLATEN TO CONTROL CHARGE ACCUMULATION

      
Numéro d'application US2010045173
Numéro de publication 2020/055376
Statut Délivré - en vigueur
Date de dépôt 2010-08-11
Date de publication 2020-03-19
Propriétaire VARIAN SEMICONDUCTOR EQUIPMENT ASSOCIATES, INC. (USA)
Inventeur(s)
  • Stone, Dale, K.
  • Stone, Lyudmila
  • Blake, Julian, G.
  • Ammon, Frederick, B.
  • Suuronen, David, E.

Abrégé

An embossed platen to control charge accumulation includes a dielectric layer, a plurality of embossments on a surface of the dielectric layer to support a workpiece, each of a first plurality of the plurality of embossments having a conductive portion to contact a backside of the workpiece when the workpiece is in a clamped position, and a conductor to electrically couple the conductive portion of the first plurality of embossments to ground. An ion implanter having such an embossed platen Is also provided.

34.

Foam in ion implantation system

      
Numéro d'application 16551042
Numéro de brevet 11222768
Statut Délivré - en vigueur
Date de dépôt 2019-08-26
Date de la première publication 2020-03-12
Date d'octroi 2022-01-11
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s)
  • Pixley, James Alan
  • Hermanson, Eric D.
  • Layne, Philip
  • Stone, Lyudmila
  • Stacy, Thomas

Abrégé

Disclosed is a semiconductor processing apparatus including one or more components having a conductive or nonconductive porous material. In some embodiments, an ion implanter may include a plurality of beam line components for directing an ion beam to a target, and a porous material along a surface of at least one of the plurality of beamline components.

Classes IPC  ?

  • H01J 37/317 - Tubes à faisceau électronique ou ionique destinés aux traitements localisés d'objets pour modifier les propriétés des objets ou pour leur appliquer des revêtements en couche mince, p. ex. implantation d'ions
  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif
  • H01L 21/02 - Fabrication ou traitement des dispositifs à semi-conducteurs ou de leurs parties constitutives
  • H01J 37/32 - Tubes à décharge en atmosphère gazeuse

35.

Foam in ion implantation system

      
Numéro d'application 16161989
Numéro de brevet 10643823
Statut Délivré - en vigueur
Date de dépôt 2018-10-16
Date de la première publication 2020-03-12
Date d'octroi 2020-05-05
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s)
  • Pixley, James Alan
  • Hermanson, Eric D.
  • Layne, Philip
  • Stone, Lyudmila
  • Stacy, Thomas

Abrégé

Disclosed is a semiconductor processing apparatus including one or more components having a conductive or nonconductive foam material. In some embodiments, the component is a plasma flood gun including a shield assembly coupled to the plasma flood gun. The shield assembly may include a first shield having a first main side facing an ion beam target, and a connection block coupled to a second main side of the first shield. The shield assembly may further include a mounting plate coupled to the connection block, and a second shield coupled to the mounting plate by a bracket. In some embodiments, the first shield and/or one or more process chamber walls includes a foam material, such as a conductive or nonconductive foam.

Classes IPC  ?

  • H01J 37/317 - Tubes à faisceau électronique ou ionique destinés aux traitements localisés d'objets pour modifier les propriétés des objets ou pour leur appliquer des revêtements en couche mince, p. ex. implantation d'ions
  • H01J 37/32 - Tubes à décharge en atmosphère gazeuse
  • H01L 21/265 - Bombardement par des radiations ondulatoires ou corpusculaires par des radiations d'énergie élevée produisant une implantation d'ions

36.

FOAM IN ION IMPLANTATION SYSTEM

      
Numéro d'application US2019048332
Numéro de publication 2020/051025
Statut Délivré - en vigueur
Date de dépôt 2019-08-27
Date de publication 2020-03-12
Propriétaire VARIAN SEMICONDUCTOR EQUIPMENT ASSOCIATES, INC. (USA)
Inventeur(s)
  • Pixley, James Alan
  • Hermanson, Eric
  • Layne, Philip
  • Stone, Lyudmila
  • Stacy, Thomas

Abrégé

Disclosed is a semiconductor processing apparatus including one or more components having a conductive or nonconductive porous material. In some embodiments, an ion implanter may include a plurality of beam line components for directing an ion beam to a target, and a porous material along a surface of at least one of the plurality of beamline components.

Classes IPC  ?

  • H01J 37/147 - Dispositions pour diriger ou dévier la décharge le long d'une trajectoire déterminée
  • H01J 37/317 - Tubes à faisceau électronique ou ionique destinés aux traitements localisés d'objets pour modifier les propriétés des objets ou pour leur appliquer des revêtements en couche mince, p. ex. implantation d'ions

37.

Apparatus and techniques for generating bunched ion beam

      
Numéro d'application 16107151
Numéro de brevet 10651011
Statut Délivré - en vigueur
Date de dépôt 2018-08-21
Date de la première publication 2020-02-27
Date d'octroi 2020-05-12
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s) Sinclair, Frank

Abrégé

An apparatus may include a first grounded drift tube, arranged to accept a continuous ion beam, at least two AC drift tubes, arranged in series, downstream to the first grounded drift tube, and a second grounded drift tube, downstream to the at least two AC drift tubes. The apparatus may include an AC voltage assembly, electrically coupled to at least two AC drift tubes. The AC voltage assembly may include a first AC voltage source, coupled to deliver a first AC voltage signal at a first frequency to a first AC drift tube of at least two AC drift tubes. The AC voltage assembly may further include a second AC voltage source, coupled to deliver a second AC voltage signal at a second frequency to a second AC drift tube of the at least two AC drift tubes, wherein the second frequency comprises an integral multiple of the first frequency.

Classes IPC  ?

  • H01J 37/00 - Tubes à décharge pourvus de moyens permettant l'introduction d'objets ou d'un matériau à exposer à la décharge, p. ex. pour y subir un examen ou un traitement
  • H01J 37/317 - Tubes à faisceau électronique ou ionique destinés aux traitements localisés d'objets pour modifier les propriétés des objets ou pour leur appliquer des revêtements en couche mince, p. ex. implantation d'ions
  • H01J 37/20 - Moyens de support ou de mise en position de l'objet ou du matériauMoyens de réglage de diaphragmes ou de lentilles associées au support
  • H01J 37/30 - Tubes à faisceau électronique ou ionique destinés aux traitements localisés d'objets

38.

NOVEL APPARATUS AND TECHNIQUES FOR GENERATING BUNCHED ION BEAM

      
Numéro d'application US2019046274
Numéro de publication 2020/041034
Statut Délivré - en vigueur
Date de dépôt 2019-08-13
Date de publication 2020-02-27
Propriétaire VARIAN SEMICONDUCTOR EQUIPMENT ASSOCIATES, INC. (USA)
Inventeur(s) Sinclair, Frank

Abrégé

An apparatus may include a first grounded drift tube, arranged to accept a continuous ion beam, at least two AC drift tubes, arranged in series, downstream to the first grounded drift tube, and a second grounded drift tube, downstream to the at least two AC drift tubes. The apparatus may include an AC voltage assembly, electrically coupled to at least two AC drift tubes. The AC voltage assembly may include a first AC voltage source, coupled to deliver a first AC voltage signal at a first frequency to a first AC drift tube of at least two AC drift tubes. The AC voltage assembly may further include a second AC voltage source, coupled to deliver a second AC voltage signal at a second frequency to a second AC drift tube of the at least two AC drift tubes, wherein the second frequency comprises an integral multiple of the first frequency.

Classes IPC  ?

  • H01J 37/317 - Tubes à faisceau électronique ou ionique destinés aux traitements localisés d'objets pour modifier les propriétés des objets ou pour leur appliquer des revêtements en couche mince, p. ex. implantation d'ions
  • H01J 49/06 - Dispositifs électronoptiques ou ionoptiques
  • H01J 49/00 - Spectromètres pour particules ou tubes séparateurs de particules
  • H05H 7/22 - Détails d'accélérateurs linéaires, p. ex. tubes de glissement
  • H05H 9/00 - Accélérateurs linéaires

39.

ANGULAR CONTROL OF ION BEAM FOR VERTICAL SURFACE TREATMENT

      
Numéro d'application US2019046117
Numéro de publication 2020/041019
Statut Délivré - en vigueur
Date de dépôt 2019-08-12
Date de publication 2020-02-27
Propriétaire VARIAN SEMICONDUCTOR EQUIPMENT ASSOCIATES, INC. (USA)
Inventeur(s)
  • Shu, Gang
  • Gilchrist, Glen
  • Liang, Shurong

Abrégé

Provided herein are techniques for treating vertical surface features of a semiconductor device with ions. In some embodiments, a method for forming a semiconductor device, may include providing a set of surface features extending from a substrate, the set of surface features including a sidewall. The method may include treating the sidewall with an ion beam disposed at an angle, the angle being a non-zero angle of inclination with respect to a perpendicular to a plane of an upper surface of the substrate. The method may further include rotating the substrate about the perpendicular to the plane while the sidewall is treated with the ion beam to impact an entire height of the sidewall with the ion beam.

Classes IPC  ?

  • H01L 21/3065 - Gravure par plasmaGravure au moyen d'ions réactifs
  • H01L 21/311 - Gravure des couches isolantes
  • H01L 21/3213 - Gravure physique ou chimique des couches, p. ex. pour produire une couche avec une configuration donnée à partir d'une couche étendue déposée au préalable
  • H01L 21/67 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitementAppareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants
  • H01L 21/265 - Bombardement par des radiations ondulatoires ou corpusculaires par des radiations d'énergie élevée produisant une implantation d'ions

40.

ION SOURCE THERMAL GAS BUSHING

      
Numéro d'application US2019042971
Numéro de publication 2020/036709
Statut Délivré - en vigueur
Date de dépôt 2019-07-23
Date de publication 2020-02-20
Propriétaire VARIAN SEMICONDUCTOR EQUIPMENT ASSOCIATES, INC. (USA)
Inventeur(s)
  • Chaney, Craig R.
  • Mclaughlin, Adam M.

Abrégé

A system for reducing clogging and deposition of feed gas on a gas tube entering an ion source chamber is disclosed. To lower the overall temperature of the gas tube, a gas bushing, made of a thermally isolating material, is disposed between the ion source chamber and the gas tube. The gas bushing is made of a thermally isolating material, such as titanium, quartz, boron nitride, zirconia or ceramic. The gas bushing has an inner channel in fluid communication with the ion source chamber and the gas tube to allow the flow of feed gas to the ion source chamber. The gas bushing may have a shape that is symmetrical, allowing it to be flipped to extend its useful life. In some embodiments, the gas tube may be in communication with a heat sink to maintain its temperature.

Classes IPC  ?

  • H01L 21/67 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitementAppareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants

41.

Ion source thermal gas bushing

      
Numéro d'application 16101822
Numéro de brevet 10892136
Statut Délivré - en vigueur
Date de dépôt 2018-08-13
Date de la première publication 2020-02-13
Date d'octroi 2021-01-12
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s)
  • Chaney, Craig R.
  • Mclaughlin, Adam M.

Abrégé

A system for reducing clogging and deposition of feed gas on a gas tube entering an ion source chamber is disclosed. To lower the overall temperature of the gas tube, a gas bushing, made of a thermally isolating material, is disposed between the ion source chamber and the gas tube. The gas bushing is made of a thermally isolating material, such as titanium, quartz, boron nitride, zirconia or ceramic. The gas bushing has an inner channel in fluid communication with the ion source chamber and the gas tube to allow the flow of feed gas to the ion source chamber. The gas bushing may have a shape that is symmetrical, allowing it to be flipped to extend its useful life. In some embodiments, the gas tube may be in communication with a heat sink to maintain its temperature.

Classes IPC  ?

42.

SYSTEM AND METHOD TO DETECT GLITCHES

      
Numéro d'application US2019041297
Numéro de publication 2020/023217
Statut Délivré - en vigueur
Date de dépôt 2019-07-11
Date de publication 2020-01-30
Propriétaire VARIAN SEMICONDUCTOR EQUIPMENT ASSOCIATES, INC. (USA)
Inventeur(s) Kowal, Keith E.

Abrégé

A glitch monitoring system is disclosed. The glitch monitoring system allows the capture of voltage and current data from one or more channels. Additionally, voltage and current data that occurred prior to the glitch can also be captured for further analysis. The amount of data may be thousands or millions of bytes. Additionally, the description of a glitch, including an upper threshold, a lower threshold and a duration, can be programmed. This allows spurious perturbation in voltage or current to be ignored if desired. Further, the voltage and current data may be filtered if desired prior to being stored in memory. This data can later be retried by a main controller and analyzed to determine a potential cause of the glitch and potential remedial actions.

Classes IPC  ?

  • G11C 29/08 - Test fonctionnel, p. ex. test lors d'un rafraîchissement, auto-test à la mise sous tension [POST] ou test réparti
  • G11C 29/50 - Test marginal, p. ex. test de vitesse, de tension ou de courant
  • G11C 29/02 - Détection ou localisation de circuits auxiliaires défectueux, p. ex. compteurs de rafraîchissement défectueux

43.

System and method to detect glitches

      
Numéro d'application 16046159
Numéro de brevet 10707050
Statut Délivré - en vigueur
Date de dépôt 2018-07-26
Date de la première publication 2020-01-30
Date d'octroi 2020-07-07
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s) Kowal, Keith E.

Abrégé

A glitch monitoring system is disclosed. The glitch monitoring system allows the capture of voltage and current data from one or more channels. Additionally, voltage and current data that occurred prior to the glitch can also be captured for further analysis. The amount of data may be thousands or millions of bytes. Additionally, the description of a glitch, including an upper threshold, a lower threshold and a duration, can be programmed. This allows spurious perturbation in voltage or current to be ignored if desired. Further, the voltage and current data may be filtered if desired prior to being stored in memory. This data can later be retried by a main controller and analyzed to determine a potential cause of the glitch and potential remedial actions.

Classes IPC  ?

  • H01J 37/24 - Circuits non adaptés à une application particulière du tube et non prévus ailleurs
  • H03K 19/00 - Circuits logiques, c.-à-d. ayant au moins deux entrées agissant sur une sortieCircuits d'inversion
  • H03M 1/12 - Convertisseurs analogiques/numériques
  • H01J 37/317 - Tubes à faisceau électronique ou ionique destinés aux traitements localisés d'objets pour modifier les propriétés des objets ou pour leur appliquer des revêtements en couche mince, p. ex. implantation d'ions
  • H01L 21/265 - Bombardement par des radiations ondulatoires ou corpusculaires par des radiations d'énergie élevée produisant une implantation d'ions

44.

Gate spacer formation for scaled CMOS devices

      
Numéro d'application 16037915
Numéro de brevet 11101183
Statut Délivré - en vigueur
Date de dépôt 2018-07-17
Date de la première publication 2020-01-23
Date d'octroi 2021-08-24
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s)
  • Sung, Min Gyu
  • Varghese, Sony

Abrégé

Disclosed are methods of forming a CMOS device. One non-limiting method may include providing a gate structure atop a substrate, and forming a first spacer over the gate structure. The method may include removing the first spacer from just an upper portion of the gate structure by performing an angled reactive ion etch or angled implantation disposed at a non-zero angle of inclination with respect to a perpendicular to a plane of the substrate. The method may further include forming a second spacer over the upper portion of the gate structure and the first spacer along a lower portion of the gate structure. A thickness of the first spacer and the second spacer along the lower portion of the gate structure may be greater than a thickness of the second spacer along the upper portion of the gate structure.

Classes IPC  ?

  • H01L 21/8238 - Transistors à effet de champ complémentaires, p.ex. CMOS
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 27/092 - Transistors à effet de champ métal-isolant-semi-conducteur complémentaires
  • H01L 29/66 - Types de dispositifs semi-conducteurs

45.

Silicon carbide substrate heating

      
Numéro d'application 16040661
Numéro de brevet 10600662
Statut Délivré - en vigueur
Date de dépôt 2018-07-20
Date de la première publication 2020-01-23
Date d'octroi 2020-03-24
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s) Pergande, Paul E.

Abrégé

A system and method for heating silicon carbide substrates is disclosed. The system includes a heating element that utilizes LEDs that emit light at wavelengths between 600 nm and 650 nm. This wavelength is better absorbed by silicon carbide. In certain embodiments, collimating optics are disposed between the LEDs and the silicon carbide substrate. The collimating optics may increase the allowable distance between the LEDs and the substrate. In other embodiments, a diffuser is disposed between the LEDs and the substrate. In addition, a method of heating a substrate is disclosed. The relationship between absorption coefficient and wavelength is determined for the substrate. Based on this relationship, an optimal wavelength or range of wavelengths is selected. The substrate is then heated using an LED emitting light at the optimal wavelengths.

Classes IPC  ?

  • H01L 21/324 - Traitement thermique pour modifier les propriétés des corps semi-conducteurs, p. ex. recuit, frittage
  • H01L 21/67 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitementAppareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants
  • H01L 21/04 - Fabrication ou traitement des dispositifs à semi-conducteurs ou de leurs parties constitutives les dispositifs ayant des barrières de potentiel, p. ex. une jonction PN, une région d'appauvrissement ou une région de concentration de porteurs de charges

46.

TECHNIQUES, SYSTEM AND APPARATUS FOR SELECTIVE DEPOSITION OF A LAYER USING ANGLED IONS

      
Numéro d'application US2019040125
Numéro de publication 2020/018262
Statut Délivré - en vigueur
Date de dépôt 2019-07-01
Date de publication 2020-01-23
Propriétaire VARIAN SEMICONDUCTOR EQUIPMENT ASSOCIATES, INC. (USA)
Inventeur(s)
  • Anglin, Kevin
  • Hatem, Christopher

Abrégé

A method is provided. The method may include providing a substrate, the substrate comprising a substrate surface, the substrate surface having a three-dimensional shape. The method may further include directing a depositing species from a deposition source to the substrate surface, wherein a layer is deposited on a deposition region of the substrate surface. The method may include performing a substrate scan during the directing or after the directing to transport the substrate from a first position to a second position. The method may also include directing angled ions to the substrate surface, in a presence of the layer, wherein the layer is sputter-etched from a first portion of the deposition region, and wherein the layer remains in a second portion of the deposition region.

Classes IPC  ?

  • H01L 21/02 - Fabrication ou traitement des dispositifs à semi-conducteurs ou de leurs parties constitutives
  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif
  • H01L 21/67 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitementAppareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants
  • C23C 14/34 - Pulvérisation cathodique

47.

ANTI-REFLECTIVE COATING FOR TRANSPARENT END EFFECTORS

      
Numéro d'application US2019041285
Numéro de publication 2020/018333
Statut Délivré - en vigueur
Date de dépôt 2019-07-11
Date de publication 2020-01-23
Propriétaire VARIAN SEMICONDUCTOR EQUIPMENT ASSOCIATES, INC. (USA)
Inventeur(s) Pergande, Paul E.

Abrégé

A workpiece support, such as an end effector, is coated on at least one of its surfaces with an anti-reflective material. The anti-reflective material improves the transmission of light through the workpiece support. The workpiece support may be disposed in a chamber, with heating elements disposed beneath the workpiece support, such that the workpiece support is disposed between the heating elements and the workpiece. The anti-reflective material allows more efficient energy transfer from the heating elements to the workpiece. This may result in improved temperature uniformity across the workpiece. The anti-reflective material may be magnesium fluoride or a multi-layer optical coating. Alternatively, the heating elements may be disposed above the workpiece. In this case, the reduced reflection from the workpiece support may minimize the temperature increase on the portion of the workpiece disposed above the workpiece support.

Classes IPC  ?

  • H01L 21/683 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitementAppareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants pour le maintien ou la préhension
  • H01L 21/67 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitementAppareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants
  • H01L 21/687 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitementAppareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants pour le maintien ou la préhension en utilisant des moyens mécaniques, p. ex. mandrins, pièces de serrage, pinces
  • H01L 21/677 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitementAppareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants pour le transport, p. ex. entre différents postes de travail

48.

Anti-reflective coating for transparent end effectors

      
Numéro d'application 16037494
Numéro de brevet 10669430
Statut Délivré - en vigueur
Date de dépôt 2018-07-17
Date de la première publication 2020-01-23
Date d'octroi 2020-06-02
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s) Pergande, Paul E.

Abrégé

A workpiece support, such as an end effector, is coated on at least one of its surfaces with an anti-reflective material. The anti-reflective material improves the transmission of light through the workpiece support. The workpiece support may be disposed in a chamber, with heating elements disposed beneath the workpiece support, such that the workpiece support is disposed between the heating elements and the workpiece. In certain embodiments, the heating elements may be LEDs or tungsten halogen lamps. The anti-reflective material allows more efficient energy transfer from the heating elements to the workpiece. This may result in improved temperature uniformity across the workpiece. The anti-reflective material may be magnesium fluoride or a multi-layer optical coating. Alternatively, the heating elements may be disposed above the workpiece. In this case, the reduced reflection from the workpiece support may minimize the temperature increase on the portion of the workpiece disposed above the workpiece support.

Classes IPC  ?

  • H01L 21/00 - Procédés ou appareils spécialement adaptés à la fabrication ou au traitement de dispositifs à semi-conducteurs ou de dispositifs à l'état solide, ou bien de leurs parties constitutives
  • C09D 5/00 - Compositions de revêtement, p. ex. peintures, vernis ou vernis-laques, caractérisées par leur nature physique ou par les effets produitsApprêts en pâte
  • C09D 1/00 - Compositions de revêtement, p. ex. peintures, vernis ou vernis-laques, à base de substances inorganiques
  • G02B 1/115 - Multicouches
  • H01L 21/687 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitementAppareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants pour le maintien ou la préhension en utilisant des moyens mécaniques, p. ex. mandrins, pièces de serrage, pinces
  • H01L 21/67 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitementAppareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants
  • H01K 1/04 - Corps à incandescence caractérisés par le matériau constitutif
  • F21Y 115/10 - Diodes électroluminescentes [LED]

49.

Techniques, system and apparatus for selective deposition of a layer using angled ions

      
Numéro d'application 16037894
Numéro de brevet 10879055
Statut Délivré - en vigueur
Date de dépôt 2018-07-17
Date de la première publication 2020-01-23
Date d'octroi 2020-12-29
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s)
  • Hatem, Christopher
  • Anglin, Kevin

Abrégé

A method is provided. The method may include providing a substrate, the substrate comprising a substrate surface, the substrate surface having a three-dimensional shape. The method may further include directing a depositing species from a deposition source to the substrate surface, wherein a layer is deposited on a deposition region of the substrate surface. The method may include performing a substrate scan during the directing or after the directing to transport the substrate from a first position to a second position. The method may also include directing angled ions to the substrate surface, in a presence of the layer, wherein the layer is sputter-etched from a first portion of the deposition region, and wherein the layer remains in a second portion of the deposition region.

Classes IPC  ?

  • H01J 37/34 - Tubes à décharge en atmosphère gazeuse fonctionnant par pulvérisation cathodique
  • H01L 21/263 - Bombardement par des radiations ondulatoires ou corpusculaires par des radiations d'énergie élevée
  • H01J 37/32 - Tubes à décharge en atmosphère gazeuse
  • C23C 14/34 - Pulvérisation cathodique
  • C23C 14/58 - Post-traitement
  • H01L 21/02 - Fabrication ou traitement des dispositifs à semi-conducteurs ou de leurs parties constitutives
  • H01L 21/285 - Dépôt de matériaux conducteurs ou isolants pour les électrodes à partir d'un gaz ou d'une vapeur, p. ex. condensation

50.

Method and device for power rail in a fin type field effect transistor

      
Numéro d'application 16037926
Numéro de brevet 10685865
Statut Délivré - en vigueur
Date de dépôt 2018-07-17
Date de la première publication 2020-01-23
Date d'octroi 2020-06-16
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s)
  • Sung, Min Gyu
  • Varghese, Sony
  • Van Meer, Johannes
  • Hautala, John

Abrégé

A method of forming a semiconductor device may include providing a semiconductor device structure. The semiconductor device structure may include semiconductor fins pitched at a fin pitch on a substrate and a mask, disposed over the semiconductor fins, the mask defining a plurality of openings. The semiconductor device structure may further include an isolation oxide disposed on the substrate, between the semiconductor fins. The method may further include directing angled ions into the at least one of the plurality of openings. The angled ions may form at least one trench between at least one pair of the semiconductor fins, in the substrate below the isolation oxide between the at least one pair of the semiconductor fins. Furthermore, a width within the substrate of the at least one trench is greater than a minimum fin pitch and greater than a width of the at least one trench above the substrate.

Classes IPC  ?

  • H01L 21/74 - Réalisation de régions profondes à haute concentration en impuretés, p. ex. couches collectrices profondes, connexions internes
  • H01L 23/50 - Dispositions pour conduire le courant électrique vers le ou hors du corps à l'état solide pendant son fonctionnement, p. ex. fils de connexion ou bornes pour des dispositifs à circuit intégré
  • H01L 23/535 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions internes, p. ex. structures d'interconnexions enterrées
  • H01L 21/3065 - Gravure par plasmaGravure au moyen d'ions réactifs
  • H01L 21/762 - Régions diélectriques
  • H01L 21/67 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitementAppareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants
  • H01L 21/311 - Gravure des couches isolantes
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée

51.

DIRECTIONAL DEPOSITION FOR PATTERNING THREE-DIMENSIONAL STRUCTURES

      
Numéro d'application US2019039385
Numéro de publication 2020/018248
Statut Délivré - en vigueur
Date de dépôt 2019-06-27
Date de publication 2020-01-23
Propriétaire VARIAN SEMICONDUCTOR EQUIPMENT ASSOCIATES, INC. (USA)
Inventeur(s) Hautala, John

Abrégé

A method for patterning a three-dimensional structure is provided. The method may include providing a substrate, the substrate including the three-dimensional structure, and directing a depositing species from a deposition source to the three-dimensional structure, wherein a layer forms on the three-dimensional structure. The method may further include directing angled ions to the three-dimensional structure from an ion source, wherein the angled ions impinge on a first region of the layer and do not impinge on a second region of the layer. As such, the first region may form a densified layer portion having a first density, and the second region may form an undensified layer portion having a second density, less than the first density.

Classes IPC  ?

  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif
  • H01L 21/311 - Gravure des couches isolantes
  • H01L 21/3065 - Gravure par plasmaGravure au moyen d'ions réactifs
  • H01L 21/02 - Fabrication ou traitement des dispositifs à semi-conducteurs ou de leurs parties constitutives
  • H01L 21/027 - Fabrication de masques sur des corps semi-conducteurs pour traitement photolithographique ultérieur, non prévue dans le groupe ou

52.

SILICON CARBIDE SUBSTRATE HEATING

      
Numéro d'application US2019041286
Numéro de publication 2020/018334
Statut Délivré - en vigueur
Date de dépôt 2019-07-11
Date de publication 2020-01-23
Propriétaire VARIAN SEMICONDUCTOR EQUIPMENT ASSOCIATES, INC. (USA)
Inventeur(s) Pergande, Paul E.

Abrégé

A system and method for heating silicon carbide substrates is disclosed. The system includes a heating element that utilizes LEDs that emit light at wavelengths between 600 nm and 650 nm. This wavelength is better absorbed by silicon carbide. In certain embodiments, collimating optics are disposed between the LEDs and the silicon carbide substrate. The collimating optics may increase the allowable distance between the LEDs and the substrate. In other embodiments, a diffuser is disposed between the LEDs and the substrate. In addition, a method of heating a substrate is disclosed. The relationship between absorption coefficient and wavelength is determined for the substrate. Based on this relationship, an optimal wavelength or range of wavelengths is selected. The substrate is then heated using an LED emitting light at the optimal wavelengths.

Classes IPC  ?

  • H01L 21/67 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitementAppareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants
  • H01L 27/15 - Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun comprenant des composants semi-conducteurs avec au moins une barrière de potentiel ou une barrière de surface, spécialement adaptés pour l'émission de lumière
  • H01L 33/00 - DISPOSITIFS À SEMI-CONDUCTEURS NON COUVERTS PAR LA CLASSE - Détails
  • H01L 21/02 - Fabrication ou traitement des dispositifs à semi-conducteurs ou de leurs parties constitutives

53.

System and method for optimally forming gratings of diffracted optical elements

      
Numéro d'application 16035498
Numéro de brevet 10795173
Statut Délivré - en vigueur
Date de dépôt 2018-07-13
Date de la première publication 2020-01-16
Date d'octroi 2020-10-06
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s)
  • Evans, Morgan
  • Thijssen, Rutger Meyer Timmerman
  • Olson, Joseph
  • Kurunczi, Peter

Abrégé

Optical grating components and methods of forming are provided. In some embodiments, a method includes providing an optically transparent substrate, and forming an optical grating layer on the substrate. The method includes forming an optical grating in the optical grating layer, wherein the optical grating comprises a plurality of angled components, disposed at a non-zero angle of inclination with respect to a perpendicular to a plane of the substrate. A first sidewall of the optical grating may have a first angle, and a second sidewall of the grating has a second angle different than the first angle. Modifying process parameters, including selectivity and beam angle spread, has an effect of changing a shape or dimension of the plurality of angled components.

Classes IPC  ?

54.

System and method for optimally forming gratings of diffracted optical elements

      
Numéro d'application 16035506
Numéro de brevet 10761334
Statut Délivré - en vigueur
Date de dépôt 2018-07-13
Date de la première publication 2020-01-16
Date d'octroi 2020-09-01
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s)
  • Evans, Morgan
  • Timmerman Thijssen, Rutger Meyer
  • Olson, Joseph
  • Kurunczi, Peter

Abrégé

Optical grating components and methods of forming are provided. In some embodiments, a method includes providing an etch stop layer atop a substrate, and providing an optical grating layer atop the etch stop layer. The method may further include providing a patterned mask layer over the optical grating layer, and etching the optical grating layer and the patterned mask layer to form an optical grating in the optical grating layer. The optical grating may include a plurality of angled components, disposed at a non-zero angle of inclination with respect to a perpendicular to a plane of the substrate, wherein the etching forms an area of over-etch in the etch stop layer between the plurality of angled components.

Classes IPC  ?

  • G02B 5/18 - Grilles de diffraction
  • G02B 27/09 - Mise en forme du faisceau, p. ex. changement de la section transversale, non prévue ailleurs
  • G02B 27/01 - Dispositifs d'affichage "tête haute"

55.

SYSTEM AND METHOD FOR OPTIMALLY FORMING GRATINGS OF DIFFRACTED OPTICAL ELEMENTS

      
Numéro d'application US2019039384
Numéro de publication 2020/013995
Statut Délivré - en vigueur
Date de dépôt 2019-06-27
Date de publication 2020-01-16
Propriétaire VARIAN SEMICONDUCTOR EQUIPMENT ASSOCIATES, INC. (USA)
Inventeur(s)
  • Evans, Morgan
  • Meyer Timmerman Thijssen, Rutger
  • Olson, Joseph
  • Kurunczi, Peter F.

Abrégé

Optical grating components and methods of forming are provided. In some embodiments, a method includes providing an etch stop layer atop a substrate, and providing an optical grating layer atop the etch stop layer. The method may further include providing a patterned mask layer over the optical grating layer, and etching the optical grating layer and the patterned mask layer to form an optical grating in the optical grating layer. The optical grating may include a plurality of angled components, disposed at a non-zero angle of inclination with respect to a perpendicular to a plane of the substrate, wherein the etching forms an area of over-etch in the etch stop layer between the plurality of angled components.

Classes IPC  ?

  • G02B 27/44 - Systèmes à réseauxRéseaux zonés

56.

Increased isolation of diffusion breaks in FinFET devices using an angled etch

      
Numéro d'application 16036592
Numéro de brevet 10811304
Statut Délivré - en vigueur
Date de dépôt 2018-07-16
Date de la première publication 2020-01-16
Date d'octroi 2020-10-20
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s)
  • Sung, Min Gyu
  • Varghese, Sony

Abrégé

Methods for forming semiconductor devices herein may include forming a trench in a substrate layer, wherein a hardmask is disposed atop the substrate layer, and implanting the trench at an angle relative to a top surface of the hardmask. The method may further include forming an oxide layer within the trench, wherein a thickness of the oxide layer along a bottom portion of the trench is greater than a thickness of the oxide layer along an upper portion of the trench.

Classes IPC  ?

  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 21/762 - Régions diélectriques
  • H01L 21/3065 - Gravure par plasmaGravure au moyen d'ions réactifs
  • H01L 23/535 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre comprenant des interconnexions internes, p. ex. structures d'interconnexions enterrées
  • H01L 21/02 - Fabrication ou traitement des dispositifs à semi-conducteurs ou de leurs parties constitutives
  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 29/06 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices
  • H01L 29/08 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices avec des régions semi-conductrices connectées à une électrode transportant le courant à redresser, amplifier ou commuter, cette électrode faisant partie d'un dispositif à semi-conducteur qui comporte trois électrodes ou plus

57.

Electrostatic element having grooved exterior surface

      
Numéro d'application 16485519
Numéro de brevet 10867772
Statut Délivré - en vigueur
Date de dépôt 2018-03-19
Date de la première publication 2020-01-16
Date d'octroi 2020-12-15
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s)
  • Hermanson, Eric
  • Layne, Philip
  • Pixley, James Alan

Abrégé

Provided herein are approaches for increasing surface area of a conductive beam optic by providing grooves or surface features thereon. In one approach, the conductive beam optic may be part of an electrostatic filter having a plurality of conductive beam optics disposed along an ion beam-line, wherein at least one conductive beam optic includes a plurality of grooves formed in an exterior surface. In some approaches, a power supply may be provided in communication with the plurality of conductive beam optics, wherein the power supply is configured to supply a voltage and a current to the plurality of conductive beam optics. The plurality of grooves may be provided in a spiral pattern along a length of the conductive beam optic, and/or oriented parallel to a lengthwise axis of the conductive beam optic.

Classes IPC  ?

  • H01J 37/31 - Tubes à faisceau électronique ou ionique destinés aux traitements localisés d'objets pour couper ou perforer
  • H01J 37/12 - Lentilles électrostatiques
  • H01J 37/05 - Dispositifs électronoptiques ou ionoptiques pour la séparation des électrons ou des ions en fonction de leur énergie
  • H01J 37/317 - Tubes à faisceau électronique ou ionique destinés aux traitements localisés d'objets pour modifier les propriétés des objets ou pour leur appliquer des revêtements en couche mince, p. ex. implantation d'ions
  • H01J 37/30 - Tubes à faisceau électronique ou ionique destinés aux traitements localisés d'objets

58.

SYSTEM AND METHOD FOR OPTIMALLY FORMING GRATINGS OF DIFFRACTED OPTICAL ELEMENTS

      
Numéro d'application US2019039382
Numéro de publication 2020/013994
Statut Délivré - en vigueur
Date de dépôt 2019-06-27
Date de publication 2020-01-16
Propriétaire VARIAN SEMICONDUCTOR EQUIPMENT ASSOCIATES, INC. (USA)
Inventeur(s)
  • Evans, Morgan
  • Meyer Timmerman Thijssen, Rutger
  • Olson, Joseph
  • Kurunczi, Peter F.

Abrégé

Optical grating components and methods of forming are provided. In some embodiments, a method includes providing an optically transparent substrate, and forming an optical grating layer on the substrate. The method includes forming an optical grating in the optical grating layer, wherein the optical grating comprises a plurality of angled components, disposed at a non- zero angle of inclination with respect to a perpendicular to a plane of the substrate. A first sidewall of the optical grating may have a first angle, and a second sidewall of the grating has a second angle different than the first angle. Modifying process parameters, including selectivity and beam angle spread, has an effect of changing a shape or dimension of the plurality of angled components.

Classes IPC  ?

  • G02B 27/44 - Systèmes à réseauxRéseaux zonés
  • G02B 27/00 - Systèmes ou appareils optiques non prévus dans aucun des groupes ,

59.

Angular control of ion beam for vertical surface treatment

      
Numéro d'application 16107275
Numéro de brevet 10535522
Statut Délivré - en vigueur
Date de dépôt 2018-08-21
Date de la première publication 2020-01-14
Date d'octroi 2020-01-14
Propriétaire VARIAN SEMICONDUCTOR EQUIPMENT ASSOCIATES, INC. (USA)
Inventeur(s)
  • Shu, Gang
  • Gilchrist, Glen
  • Liang, Shurong

Abrégé

Provided herein are techniques for treating vertical surface features of a semiconductor device with ions. In some embodiments, a method for forming a semiconductor device, may include providing a set of surface features extending from a substrate, the set of surface features including a sidewall. The method may include treating the sidewall with an ion beam disposed at an angle, the angle being a non-zero angle of inclination with respect to a perpendicular to a plane of an upper surface of the substrate. The method may further include rotating the substrate about the perpendicular to the plane while the sidewall is treated with the ion beam to impact an entire height of the sidewall with the ion beam.

Classes IPC  ?

  • H01L 21/265 - Bombardement par des radiations ondulatoires ou corpusculaires par des radiations d'énergie élevée produisant une implantation d'ions
  • H01J 37/317 - Tubes à faisceau électronique ou ionique destinés aux traitements localisés d'objets pour modifier les propriétés des objets ou pour leur appliquer des revêtements en couche mince, p. ex. implantation d'ions
  • H01J 37/305 - Tubes à faisceau électronique ou ionique destinés aux traitements localisés d'objets pour couler, fondre, évaporer ou décaper

60.

Fault current limiter with modular mutual reactor

      
Numéro d'application 16564361
Numéro de brevet 10847971
Statut Délivré - en vigueur
Date de dépôt 2019-09-09
Date de la première publication 2020-01-02
Date d'octroi 2020-11-24
Propriétaire VARIAN SEMICONDUCTOR EQUIPMENT ASSOCIATES, INC. (USA)
Inventeur(s)
  • Wilson, Adrian
  • Kodle, Shankar
  • Jazebi, Saeed
  • Lubicki, Piotr

Abrégé

Embodiments of the disclosure include a fault current limiter having a first current splitting device including a primary winding and secondary winding wound around a first core, and a second current splitting device including a primary winding and a secondary winding wound around a second core. The fault current limiter may further include a fault current limiter module (e.g., a switching module) electrically connected in series between the secondary winding of the first current splitting device and the secondary winding of the second current splitting device. The fault current limiter may further include a second fault current limiter module electrically connected in series with the secondary winding of the second current splitting device. By splitting the fault current limiter into parts with fault current limiter modules interspersed between the windings, the fault current limiter may be to be built with less insulation between the windings.

Classes IPC  ?

  • H02H 9/00 - Circuits de protection de sécurité pour limiter l'excès de courant ou de tension sans déconnexion
  • H02H 9/02 - Circuits de protection de sécurité pour limiter l'excès de courant ou de tension sans déconnexion sensibles à un excès de courant

61.

System and methods using an inline surface engineering source

      
Numéro d'application 16015323
Numéro de brevet 11069511
Statut Délivré - en vigueur
Date de dépôt 2018-06-22
Date de la première publication 2019-12-26
Date d'octroi 2021-07-20
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s)
  • Hatem, Christopher
  • Kurunczi, Peter F.
  • Rowland, Christopher A.
  • Olson, Joseph C.
  • Renau, Anthony

Abrégé

A system having an auxiliary plasma source, disposed proximate the workpiece, for use with an ion beam is disclosed. The auxiliary plasma source is used to create ions and radicals which drift toward the workpiece and may form a film. The ion beam is then used to provide energy so that the ions and radicals can process the workpiece. Further, various applications of the system are also disclosed. For example, the system can be used for various processes including deposition, implantation, etching, pre-treatment and post-treatment. By locating an auxiliary plasma source close to the workpiece, processes that were previously not possible may be performed. Further, two dissimilar processes, such as cleaning and implanting or implanting and passivating can be performed without removing the workpiece from the end station.

Classes IPC  ?

  • H01L 21/67 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitementAppareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants
  • H01J 37/32 - Tubes à décharge en atmosphère gazeuse
  • H01J 37/36 - Tubes à décharge en atmosphère gazeuse pour nettoyer les surfaces pendant le dépôt des ions issus des matériaux introduits dans l'intervalle de décharge, p. ex. introduits par évaporation

62.

SYSTEM AND METHODS USING AN INLINE SURFACE ENGINEERING SOURCE

      
Numéro d'application US2019036667
Numéro de publication 2019/245812
Statut Délivré - en vigueur
Date de dépôt 2019-06-12
Date de publication 2019-12-26
Propriétaire VARIAN SEMICONDUCTOR EQUIPMENT ASSOCIATES, INC. (USA)
Inventeur(s)
  • Hatem, Christopher
  • Kurunczi, Peter F.
  • Rowland, Christopher A.
  • Olson, Joseph C.
  • Renau, Anthony

Abrégé

A system having an auxiliary plasma source, disposed proximate the workpiece, for use with an ion beam is disclosed. The auxiliary plasma source is used to create ions and radicals which drift toward the workpiece and may form a film. The ion beam is then used to provide energy so that the ions and radicals can process the workpiece. Further, various applications of the system are also disclosed. For example, the system can be used for various processes including deposition, implantation, etching, pre-treatment and post-treatment. By locating an auxiliary plasma source close to the workpiece, processes that were previously not possible may be performed. Further, two dissimilar processes, such as cleaning and implanting or implanting and passivating can be performed without removing the workpiece from the end station.

Classes IPC  ?

  • H01J 37/317 - Tubes à faisceau électronique ou ionique destinés aux traitements localisés d'objets pour modifier les propriétés des objets ou pour leur appliquer des revêtements en couche mince, p. ex. implantation d'ions
  • H01J 37/08 - Sources d'ionsCanons à ions

63.

Techniques for forming dual epitaxial source/drain semiconductor device

      
Numéro d'application 16015889
Numéro de brevet 10804156
Statut Délivré - en vigueur
Date de dépôt 2018-06-22
Date de la première publication 2019-12-26
Date d'octroi 2020-10-13
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s)
  • Sung, Min Gyu
  • Prasad, Rajesh

Abrégé

A method of forming a three-dimensional transistor device. The method may include providing a transistor structure, where the transistor structure includes a fin assembly, a gate assembly, the gate assembly disposed over the fin assembly and comprising a plurality of gates, a liner layer, disposed over the plurality of gates, and an isolation layer, disposed subjacent the liner layer. The method may also include directing first angled ions at the transistor device, wherein a first altered liner layer is created in the liner layer, wherein, in the presence of a liner-removal etchant, the liner layer exhibits a first etch rate, the first altered liner layer exhibits a second etch rate, greater than the first etch rate.

Classes IPC  ?

  • H01L 21/8234 - Technologie MIS
  • H01L 21/265 - Bombardement par des radiations ondulatoires ou corpusculaires par des radiations d'énergie élevée produisant une implantation d'ions
  • H01L 21/308 - Traitement chimique ou électrique, p. ex. gravure électrolytique en utilisant des masques

64.

Dual cathode ion source

      
Numéro d'application 16554893
Numéro de brevet 10741361
Statut Délivré - en vigueur
Date de dépôt 2019-08-29
Date de la première publication 2019-12-19
Date d'octroi 2020-08-11
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s)
  • Koo, Bon-Woong
  • Lu, Jun
  • Sinclair, Frank
  • Hermanson, Eric D.
  • Pierro, Joseph E.
  • Johnson, Michael D.
  • Delucia, Michael S.
  • Cucchetti, Antonella

Abrégé

An ion source having dual indirectly heated cathodes is disclosed. Each of the cathodes may be independently biased relative to its respective filament so as to vary the profile of the beam current that is extracted from the ion source. In certain embodiments, the ion source is used in conjunction with an ion implanter. The ion implanter comprises a beam profiler to measure the current of the ribbon ion beam as a function of beam position. A controller uses this information to independently control the bias voltages of the two indirectly heated cathodes so as to vary the uniformity of the ribbon ion beam. In certain embodiments, the current passing through each filament may also be independently controlled by the controller.

Classes IPC  ?

  • H01J 37/317 - Tubes à faisceau électronique ou ionique destinés aux traitements localisés d'objets pour modifier les propriétés des objets ou pour leur appliquer des revêtements en couche mince, p. ex. implantation d'ions
  • H01J 27/08 - Sources d'ionsCanons à ions utilisant une décharge d'arc
  • H01J 1/50 - Moyens magnétiques de commande de la décharge
  • H01J 37/08 - Sources d'ionsCanons à ions

65.

Compact high energy ion implantation system

      
Numéro d'application 15995913
Numéro de brevet 10763071
Statut Délivré - en vigueur
Date de dépôt 2018-06-01
Date de la première publication 2019-12-05
Date d'octroi 2020-09-01
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s) Sinclair, Frank

Abrégé

An apparatus may include an ion source, arranged to generate an ion beam at a first ion energy. The apparatus may further include a DC accelerator column, disposed downstream of the ion source, and arranged to accelerate the ion beam to a second ion energy, the second ion energy being greater than the first ion energy. The apparatus may include a linear accelerator, disposed downstream of the DC accelerator column, the linear accelerator arranged to accelerate the ion beam to a third ion energy, greater than the second ion energy.

Classes IPC  ?

  • H01J 37/08 - Sources d'ionsCanons à ions
  • H01J 37/05 - Dispositifs électronoptiques ou ionoptiques pour la séparation des électrons ou des ions en fonction de leur énergie
  • H05H 9/00 - Accélérateurs linéaires
  • H01J 37/317 - Tubes à faisceau électronique ou ionique destinés aux traitements localisés d'objets pour modifier les propriétés des objets ou pour leur appliquer des revêtements en couche mince, p. ex. implantation d'ions

66.

COMPACT HIGH ENERGY ION IMPLANTATION SYSTEM

      
Numéro d'application US2019033460
Numéro de publication 2019/231782
Statut Délivré - en vigueur
Date de dépôt 2019-05-22
Date de publication 2019-12-05
Propriétaire VARIAN SEMICONDUCTOR EQUIPMENT ASSOCIATES, INC. (USA)
Inventeur(s) Sinclair, Frank

Abrégé

An apparatus may include an ion source, arranged to generate an ion beam at a first ion energy. The apparatus may further include a DC accelerator column, disposed downstream of the ion source, and arranged to accelerate the ion beam to a second ion energy, the second ion energy being greater than the first ion energy. The apparatus may include a linear accelerator, disposed downstream of the DC accelerator column, the linear accelerator arranged to accelerate the ion beam to a third ion energy, greater than the second ion energy.

Classes IPC  ?

  • H01J 37/317 - Tubes à faisceau électronique ou ionique destinés aux traitements localisés d'objets pour modifier les propriétés des objets ou pour leur appliquer des revêtements en couche mince, p. ex. implantation d'ions
  • H05H 9/04 - Accélérateurs linéaires à ondes stationnaires
  • H01J 37/08 - Sources d'ionsCanons à ions

67.

System for using O-rings to apply holding forces

      
Numéro d'application 15991328
Numéro de brevet 11145496
Statut Délivré - en vigueur
Date de dépôt 2018-05-29
Date de la première publication 2019-12-05
Date d'octroi 2021-10-12
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s)
  • Mcgillicudy, Daniel
  • Buonodono, James P.

Abrégé

A fastening system for attaching two components with a spring force is disclosed. The fastening system utilizes O-rings to provide the spring force, eliminating the need for any metal components. The O-ring may be disposed in an O-ring holder that has a plurality of spokes. When compressed, indentations are created in the O-ring by the spokes. The number of spokes and their size and shape determine the spring force of the fastening system. In another embodiment, vertically oriented O-rings are utilized. The fastening system may be used to fasten various components of an ion source.

Classes IPC  ?

  • H01J 37/32 - Tubes à décharge en atmosphère gazeuse
  • H01J 37/08 - Sources d'ionsCanons à ions
  • H01J 37/147 - Dispositions pour diriger ou dévier la décharge le long d'une trajectoire déterminée
  • E05C 5/04 - Dispositifs de fermeture avec pênes se déplaçant autrement que de façon rectiligne uniquement et de façon pivotante ou rotative uniquement se déplaçant à la fois selon leur axe et en pivotant autour de leur axe pour bloquer le battant accomplissant les deux mouvements simultanément, p. ex. se vissant dans une gâche

68.

Method and apparatus for non line-of-sight doping

      
Numéro d'application 15996032
Numéro de brevet 10541137
Statut Délivré - en vigueur
Date de dépôt 2018-06-01
Date de la première publication 2019-12-05
Date d'octroi 2020-01-21
Propriétaire VARIAN SEMICONDUCTOR EQUIPMENT ASSOCIATES, INC. (USA)
Inventeur(s)
  • Hatem, Christopher R.
  • Sferlazzo, Piero
  • Fish, Roger
  • Stone, Dale K.

Abrégé

A method of doping a substrate. The method may include providing a substrate in a process chamber. The substrate may include a semiconductor structure, and a dopant layer disposed on a surface of the semiconductor structure. The method may include maintaining the substrate at a first temperature for a first interval, the first temperature corresponding to a vaporization temperature of the dopant layer. The method may further include rapidly cooling the substrate to a second temperature, less than the first temperature, and heating the substrate from the second temperature to a third temperature, greater than the first temperature.

Classes IPC  ?

  • H01L 21/22 - Diffusion des impuretés, p. ex. des matériaux de dopage, des matériaux pour électrodes, à l'intérieur ou hors du corps semi-conducteur, ou entre les régions semi-conductricesRedistribution des impuretés, p. ex. sans introduction ou sans élimination de matériau dopant supplémentaire
  • H01L 21/263 - Bombardement par des radiations ondulatoires ou corpusculaires par des radiations d'énergie élevée
  • H01L 21/8234 - Technologie MIS

69.

Semiconductor manufacturing device with embedded fluid conduits

      
Numéro d'application 16540801
Numéro de brevet 11213891
Statut Délivré - en vigueur
Date de dépôt 2019-08-14
Date de la première publication 2019-12-05
Date d'octroi 2022-01-04
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s)
  • Abeshaus, Joshua M.
  • Tye, Jordan B.

Abrégé

Provided herein are approaches for forming a conduit embedded within a component of a semiconductor manufacturing device (e.g., an ion implanter) using an additive manufacturing process (e.g., 3-D printing), wherein the conduit is configured to deliver a fluid throughout the component to provide heating, cooling, and gas distribution thereof. In one approach, the conduit includes a set of raised surface features formed on an inner surface of the conduit for varying fluid flow characteristics within the conduit. In another approach, the conduit may be formed in a helical configuration. In another approach, the conduit is formed with a polygonal cross section. In another approach, the component of the ion implanter includes at least one of an ion source, a plasma flood gun, a cooling plate, a platen, and/or an arc chamber base.

Classes IPC  ?

  • H01J 37/317 - Tubes à faisceau électronique ou ionique destinés aux traitements localisés d'objets pour modifier les propriétés des objets ou pour leur appliquer des revêtements en couche mince, p. ex. implantation d'ions
  • B22F 10/20 - Frittage ou fusion directs
  • B33Y 10/00 - Procédés de fabrication additive
  • B33Y 80/00 - Produits obtenus par fabrication additive
  • B22F 5/00 - Fabrication de pièces ou d'objets à partir de poudres métalliques caractérisée par la forme particulière du produit à réaliser

70.

SYSTEM FOR USING O-RINGS TO APPLY HOLDING FORCES

      
Numéro d'application US2019029565
Numéro de publication 2019/231596
Statut Délivré - en vigueur
Date de dépôt 2019-04-29
Date de publication 2019-12-05
Propriétaire VARIAN SEMICONDUCTOR EQUIPMENT ASSOCIATES, INC. (USA)
Inventeur(s)
  • Mcgillicudy, Daniel
  • Buonodono, James P.

Abrégé

A fastening system for attaching two components with a spring force is disclosed. The fastening system utilizes O-rings to provide the spring force, eliminating the need for any metal components. The O-ring may be disposed in an O-ring holder that has a plurality of spokes. When compressed, indentations are created in the O-ring by the spokes. The number of spokes and their size and shape determine the spring force of the fastening system. In another embodiment, vertically oriented O-rings are utilized. The fastening system may be used to fasten various components of an ion source.

Classes IPC  ?

  • F16B 5/06 - Jonction de feuilles ou de plaques soit entre elles soit à des bandes ou barres parallèles à elles par brides ou clips
  • F16B 5/00 - Jonction de feuilles ou de plaques soit entre elles soit à des bandes ou barres parallèles à elles
  • F16B 2/06 - Brides ou colliers, c.-à-d. dispositifs de fixation dont le serrage est effectué par des forces effectives autres que la résistance à la déformation inhérente au matériau dont est fait le dispositif externes c.-à-d. agissant par contraction

71.

METHOD AND APPARATUS FOR NON LINE-OF-SIGHT DOPING

      
Numéro d'application US2019033464
Numéro de publication 2019/231783
Statut Délivré - en vigueur
Date de dépôt 2019-05-22
Date de publication 2019-12-05
Propriétaire VARIAN SEMICONDUCTOR EQUIPMENT ASSOCIATES, INC. (USA)
Inventeur(s)
  • Hatem, Christopher R.
  • Sferlazzo, Piero
  • Fish, Roger
  • Stone, Dale K.

Abrégé

A method of doping a substrate. The method may include providing a substrate in a process chamber. The substrate may include a semiconductor structure, and a dopant layer disposed on a surface of the semiconductor structure. The method may include maintaining the substrate at a first temperature for a first interval, the first temperature corresponding to a vaporization temperature of the dopant layer. The method may further include rapidly cooling the substrate to a second temperature, less than the first temperature, and heating the substrate from the second temperature to a third temperature, greater than the first temperature.

Classes IPC  ?

  • H01L 21/02 - Fabrication ou traitement des dispositifs à semi-conducteurs ou de leurs parties constitutives
  • H01L 21/22 - Diffusion des impuretés, p. ex. des matériaux de dopage, des matériaux pour électrodes, à l'intérieur ou hors du corps semi-conducteur, ou entre les régions semi-conductricesRedistribution des impuretés, p. ex. sans introduction ou sans élimination de matériau dopant supplémentaire
  • H01L 21/28 - Fabrication des électrodes sur les corps semi-conducteurs par emploi de procédés ou d'appareils non couverts par les groupes
  • H01L 21/324 - Traitement thermique pour modifier les propriétés des corps semi-conducteurs, p. ex. recuit, frittage
  • H01L 21/67 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitementAppareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants
  • H01L 21/687 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitementAppareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants pour le maintien ou la préhension en utilisant des moyens mécaniques, p. ex. mandrins, pièces de serrage, pinces

72.

Techniques and apparatus for elongation patterning using angled ion beams

      
Numéro d'application 16053329
Numéro de brevet 11127593
Statut Délivré - en vigueur
Date de dépôt 2018-08-02
Date de la première publication 2019-11-21
Date d'octroi 2021-09-21
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s)
  • Anglin, Kevin R.
  • Ruffell, Simon

Abrégé

A method of patterning a substrate may include providing a cavity in a layer, disposed on the substrate. The cavity may have a first length along a first direction and a first width along a second direction, perpendicular to the first direction. The method may include directing first angled ions in a first exposure to the cavity, wherein after the first exposure the cavity has a second length, greater than the first length; directing normal ions in a second exposure to the cavity, wherein the cavity retains the second length after the second exposure; and directing second angled ions to the cavity is a third exposure, subsequent to the second exposure, wherein the cavity has a third length, greater than the second length, after the third exposure.

Classes IPC  ?

  • H01L 21/26 - Bombardement par des radiations ondulatoires ou corpusculaires
  • H01L 21/263 - Bombardement par des radiations ondulatoires ou corpusculaires par des radiations d'énergie élevée
  • H01L 21/033 - Fabrication de masques sur des corps semi-conducteurs pour traitement photolithographique ultérieur, non prévue dans le groupe ou comportant des couches inorganiques
  • H01L 21/67 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitementAppareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants
  • H01J 37/32 - Tubes à décharge en atmosphère gazeuse
  • H01L 21/311 - Gravure des couches isolantes

73.

Techniques for contact formation in self-aligned replacement gate device

      
Numéro d'application 15977324
Numéro de brevet 10644117
Statut Délivré - en vigueur
Date de dépôt 2018-05-11
Date de la première publication 2019-11-14
Date d'octroi 2020-05-05
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s)
  • Sung, Min Gyu
  • Wang, Wenhui
  • Lee, Jun
  • Varghese, Sony

Abrégé

A method may include providing a device structure, where the device structure includes a semiconductor region, and a gate structure, disposed over the semiconductor region. The gate structure may further include a gate metal. The method may further include oxidizing an upper portion of the gate metal, wherein the upper portion forms an oxide cap, and wherein a lower portion of the gate metal remains metallic.

Classes IPC  ?

  • H01L 29/40 - Electrodes
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/49 - Electrodes du type métal-isolant-semi-conducteur
  • H01L 21/28 - Fabrication des électrodes sur les corps semi-conducteurs par emploi de procédés ou d'appareils non couverts par les groupes
  • H01L 21/321 - Post-traitement

74.

Techniques and structure for forming dynamic random-access device using angled ions

      
Numéro d'application 16117980
Numéro de brevet 10629437
Statut Délivré - en vigueur
Date de dépôt 2018-08-30
Date de la première publication 2019-11-14
Date d'octroi 2020-04-21
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s)
  • Varghese, Sony
  • Hautala, John
  • Sherman, Steven R.
  • Prasad, Rajesh
  • Sung, Min Gyu

Abrégé

A method may include providing a substrate, comprising a patterning layer. The method may include forming a first pattern of first linear structures in the patterning layer, the first linear structures being elongated along a first direction. The method may include forming a mask over the patterning layer, the mask comprising a second pattern of second linear structures, elongated along a second direction, forming a non-zero angle with respect to the first direction. The method may include selectively removing a portion of the patterning layer while the mask is in place, wherein a first etch pattern is formed in the patterning stack, the first etch pattern comprising a two-dimensional array of cavities. The method may include directionally etching the first etch pattern using an angled ion beam, wherein a second etch pattern is formed, comprising the two-dimensional array of cavities, elongated along the first direction.

Classes IPC  ?

  • H01L 21/033 - Fabrication de masques sur des corps semi-conducteurs pour traitement photolithographique ultérieur, non prévue dans le groupe ou comportant des couches inorganiques
  • H01L 21/3215 - Dopage des couches
  • H01L 21/311 - Gravure des couches isolantes
  • H01L 27/108 - Structures de mémoires dynamiques à accès aléatoire
  • H01L 21/3115 - Dopage des couches isolantes

75.

Method and device isolation structure in finFET

      
Numéro d'application 15969419
Numéro de brevet 10546770
Statut Délivré - en vigueur
Date de dépôt 2018-05-02
Date de la première publication 2019-11-07
Date d'octroi 2020-01-28
Propriétaire VARIAN SEMICONDUCTOR EQUIPMENT ASSOCIATES, INC. (USA)
Inventeur(s) Sung, Min Gyu

Abrégé

A method of forming a semiconductor device. The method may include providing a semiconductor device structure. The semiconductor device structure may include a semiconductor fin; and a mask, disposed over the semiconductor fin, the mask defining a plurality of openings, wherein the semiconductor fin is exposed in the plurality of openings. The method may further include directing angled ions into the plurality of openings, wherein a plurality of trenches are formed in the semiconductor fin, wherein a given trench of the plurality of trenches comprises a reentrant profile.

Classes IPC  ?

  • H01L 29/06 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices
  • H01L 21/762 - Régions diélectriques
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 21/3065 - Gravure par plasmaGravure au moyen d'ions réactifs

76.

Extraction apparatus and system for high throughput ion beam processing

      
Numéro d'application 16138343
Numéro de brevet 10468226
Statut Délivré - en vigueur
Date de dépôt 2018-09-21
Date de la première publication 2019-11-05
Date d'octroi 2019-11-05
Propriétaire VARIAN SEMICONDUCTOR EQUIPMENT ASSOCIATES, INC. (USA)
Inventeur(s)
  • Biloiu, Costel
  • Ballou, Jon
  • Buonodono, James P.

Abrégé

In one embodiment, an ion extraction optics for extracting a plurality of ion beams is provided. The ion extraction optics may include, an extraction plate, the extraction plate defining a cut-out region, the cut-out region being elongated along a first direction. The extraction apparatus may include a slidable insert, the slidable insert disposed to overlap the cut-out region, and slidably movable with respect to the extraction plate, along the first direction, wherein the slidable insert and cut-out region define a first aperture and a second aperture.

Classes IPC  ?

  • H01J 37/08 - Sources d'ionsCanons à ions
  • H01J 37/04 - Dispositions des électrodes et organes associés en vue de produire ou de commander la décharge, p. ex. dispositif électronoptique, dispositif ionoptique
  • H01J 37/317 - Tubes à faisceau électronique ou ionique destinés aux traitements localisés d'objets pour modifier les propriétés des objets ou pour leur appliquer des revêtements en couche mince, p. ex. implantation d'ions

77.

Techniques for forming low stress mask using implantation

      
Numéro d'application 16030311
Numéro de brevet 10515802
Statut Délivré - en vigueur
Date de dépôt 2018-07-09
Date de la première publication 2019-10-24
Date d'octroi 2019-12-24
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s)
  • Prasad, Rajesh
  • Liu, Tzu-Yu
  • Arevalo, Edwin
  • Mittal, Deven
  • Norasetthekul, Somchintana
  • Shim, Kyuha
  • Liaw, Lauren
  • Shimizu, Takaski
  • Sasaki, Nobuyuki
  • Muira, Ryuichi
  • Ito, Hiro

Abrégé

A method may include depositing a mask layer on a substrate using physical vapor deposition, wherein an absolute value of a stress in the mask layer has a first value; and directing a dose of ions into the mask layer, wherein the absolute value of the stress in the mask layer has a second value, less than the first value, after the directing the dose.

Classes IPC  ?

  • H01L 21/033 - Fabrication de masques sur des corps semi-conducteurs pour traitement photolithographique ultérieur, non prévue dans le groupe ou comportant des couches inorganiques
  • H01L 21/265 - Bombardement par des radiations ondulatoires ou corpusculaires par des radiations d'énergie élevée produisant une implantation d'ions
  • H01L 21/02 - Fabrication ou traitement des dispositifs à semi-conducteurs ou de leurs parties constitutives

78.

TECHNIQUES FOR FORMING LOW STRESS MASK USING IMPLANTATION

      
Numéro d'application US2019024878
Numéro de publication 2019/204006
Statut Délivré - en vigueur
Date de dépôt 2019-03-29
Date de publication 2019-10-24
Propriétaire VARIAN SEMICONDUCTOR EQUIPMENT ASSOCIATES, INC. (USA)
Inventeur(s)
  • Prasad, Rajesh
  • Liu, Tzu-Yu
  • Arevalo, Edwin
  • Mittal, Deven
  • Norasetthekul, Somchintana
  • Shim, Kyuha
  • Liaw, Lauren
  • Shimizu, Takaski
  • Sasaki, Nobuyuki
  • Muira, Ryuichi
  • Ito, Hiro

Abrégé

A method may include depositing a mask layer on a substrate using physical vapor deposition, wherein an absolute value of a stress in the mask layer has a first value; and directing a dose of ions into the mask layer, wherein the absolute value of the stress in the mask layer has a second value, less than the first value, after the directing the dose.

Classes IPC  ?

  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif
  • H01L 21/02 - Fabrication ou traitement des dispositifs à semi-conducteurs ou de leurs parties constitutives
  • H01L 21/265 - Bombardement par des radiations ondulatoires ou corpusculaires par des radiations d'énergie élevée produisant une implantation d'ions
  • H01L 21/033 - Fabrication de masques sur des corps semi-conducteurs pour traitement photolithographique ultérieur, non prévue dans le groupe ou comportant des couches inorganiques

79.

System and apparatus for process chamber window cooling

      
Numéro d'application 16026640
Numéro de brevet 10903096
Statut Délivré - en vigueur
Date de dépôt 2018-07-03
Date de la première publication 2019-10-10
Date d'octroi 2021-01-26
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s)
  • Pergande, Paul E.
  • Strassner, James D.

Abrégé

Provided herein are approaches for cooling a process chamber window. In some embodiments, a system for process chamber window cooling may include a process chamber for processing a wafer, wherein the process chamber includes a window. In some embodiments, the window allows light from a lamp assembly to be delivered to the wafer. The system further includes a cooling apparatus operable with the process chamber, the cooling apparatus for delivering a gas to the window. The cooling apparatus includes a support ring supporting the window. The support ring includes a perimeter wall, and a plurality of slots formed through the perimeter wall. The plurality of slots may deliver a gas (e.g., air) across the window.

Classes IPC  ?

  • H05B 1/02 - Dispositions de commutation automatique spécialement adaptées aux appareils de chauffage
  • H05B 3/00 - Chauffage par résistance ohmique
  • H01L 21/67 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitementAppareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants
  • G02B 5/00 - Éléments optiques autres que les lentilles
  • G02B 1/11 - Revêtements antiréfléchissants

80.

SYSTEM AND APPARATUS FOR PROCESS CHAMBER WINDOW COOLING

      
Numéro d'application US2019024635
Numéro de publication 2019/195081
Statut Délivré - en vigueur
Date de dépôt 2019-03-28
Date de publication 2019-10-10
Propriétaire VARIAN SEMICONDUCTOR EQUIPMENT ASSOCIATES, INC. (USA)
Inventeur(s)
  • Pergande, Paul E.
  • Strassner, James D.

Abrégé

Provided herein are approaches for cooling a process chamber window. In some embodiments, a system for process chamber window cooling may include a process chamber for processing a wafer, wherein the process chamber includes a window. In some embodiments, the window allows light from a lamp assembly to be delivered to the wafer. The system further includes a cooling apparatus operable with the process chamber, the cooling apparatus for delivering a gas to the window. The cooling apparatus includes a support ring supporting the window. The support ring includes a perimeter wall, and a plurality of slots formed through the perimeter wall. The plurality of slots may deliver a gas (e.g., air) across the window.

Classes IPC  ?

  • H01L 21/67 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitementAppareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants

81.

Techniques for forming low stress etch-resistant mask using implantation

      
Numéro d'application 15997251
Numéro de brevet 10811257
Statut Délivré - en vigueur
Date de dépôt 2018-06-04
Date de la première publication 2019-10-03
Date d'octroi 2020-10-20
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s)
  • Prasad, Rajesh
  • Liu, Tzu-Yu
  • Shim, Kyu-Ha
  • Yu, Tom Ho Wing
  • Hua, Zhong Qiang
  • Allen, Adolph Miller
  • Soni, Viabhav
  • Rajagopalan, Ravi
  • Sasaki, Nobuyuki

Abrégé

A method may include depositing a carbon layer on a substrate using physical vapor deposition, wherein the carbon layer exhibits compressive stress, and is characterized by a first stress value; and directing a dose of low-mass species into the carbon layer, wherein, after the directing, the carbon layer exhibits a second stress value, less compressive than the first stress value.

Classes IPC  ?

  • H01L 21/033 - Fabrication de masques sur des corps semi-conducteurs pour traitement photolithographique ultérieur, non prévue dans le groupe ou comportant des couches inorganiques
  • H01L 21/265 - Bombardement par des radiations ondulatoires ou corpusculaires par des radiations d'énergie élevée produisant une implantation d'ions
  • H01L 21/3115 - Dopage des couches isolantes
  • H01L 21/02 - Fabrication ou traitement des dispositifs à semi-conducteurs ou de leurs parties constitutives

82.

IMPROVED PERFORMANCE EXTRACTION SET

      
Numéro d'application US2019018877
Numéro de publication 2019/190659
Statut Délivré - en vigueur
Date de dépôt 2019-02-21
Date de publication 2019-10-03
Propriétaire VARIAN SEMICONDUCTOR EQUIPMENT ASSOCIATES, INC. (USA)
Inventeur(s)
  • Calkins, Adam Moritz
  • Allen, Ernest E., Jr.

Abrégé

An extraction set including an extraction plate, a blocker and the holding mechanism for the blocker is disclosed. The extraction set includes an extraction plate that may be constructed of titanium coated with a ceramic material. The extraction plate is attached to the ion source using pins. The extraction plate also includes raised outline in its inner surface which is used to secure the blocker to the inner surface of the extraction plate. The ends of the blocker are secured by two holders disposed on opposite sides of the extraction aperture. The mechanism used for attaching the extraction plate to the ion source also improves the temperature uniformity of the extraction plate.

Classes IPC  ?

  • H01J 37/32 - Tubes à décharge en atmosphère gazeuse
  • H01J 37/317 - Tubes à faisceau électronique ou ionique destinés aux traitements localisés d'objets pour modifier les propriétés des objets ou pour leur appliquer des revêtements en couche mince, p. ex. implantation d'ions
  • H01L 21/67 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitementAppareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants
  • H01L 21/265 - Bombardement par des radiations ondulatoires ou corpusculaires par des radiations d'énergie élevée produisant une implantation d'ions

83.

FOIL SHEET ASSEMBLIES FOR ION IMPLANTATION

      
Numéro d'application US2019018883
Numéro de publication 2019/190660
Statut Délivré - en vigueur
Date de dépôt 2019-02-21
Date de publication 2019-10-03
Propriétaire VARIAN SEMICONDUCTOR EQUIPMENT ASSOCIATES, INC. (USA)
Inventeur(s)
  • Chaney, Craig R.
  • Mclaughlin, Adams M.
  • Sargent, James A.
  • Abeshaus, Joshua M.

Abrégé

A foil liner comprising a plurality of foil layers is disclosed. The foil layers may each be an electrically conductive material that are stacked on top of each other. The spacing between adjacent foil layers may create a thermal gradient such that the temperature of the plasma is hotter than the temperature of the ion source chamber. In other embodiments, the foil layers may be assembly to sink the heat from the plasma so that the plasma is cooler than the temperature of the ion source chamber. In some embodiments, gaps or protrusions are disposed on one or more of the foil layers to affect the thermal gradient. In certain embodiments, one or more of the foil layers may be constructed of an insulating material to further affect the thermal gradient. The foil liner may be easily assembled, installed and replaced from within the ion source chamber.

Classes IPC  ?

  • H01J 37/09 - DiaphragmesÉcrans associés aux dispositifs électronoptiques ou ionoptiquesCompensation des champs perturbateurs
  • H01J 37/317 - Tubes à faisceau électronique ou ionique destinés aux traitements localisés d'objets pour modifier les propriétés des objets ou pour leur appliquer des revêtements en couche mince, p. ex. implantation d'ions

84.

CRYOGENIC FERROFLUID SEALED ROTARY UNION

      
Numéro d'application US2019018886
Numéro de publication 2019/190661
Statut Délivré - en vigueur
Date de dépôt 2019-02-21
Date de publication 2019-10-03
Propriétaire VARIAN SEMICONDUCTOR EQUIPMENT ASSOCIATES, INC. (USA)
Inventeur(s)
  • Mitchell, Robert
  • Fish, Roger B.
  • Patel, Shardul S.

Abrégé

A rotary union that includes a heated ferrofluid seal is disclosed. The rotary union includes an inner rotating shaft, an intermediate rotating shaft and an outer rotating shaft. The inner rotating shaft is hollow to allow the flow of cryogenic fluid in one direction. The inner rotating shaft and the intermediate shaft are spaced apart to create a channel for the return of the cryogenic fluid. The intermediate rotating shaft is separated from the outer rotating shaft by a gap so as to reduce thermal conductivity. In this way, the temperature of the outer rotating shaft is greater than the temperature of the cryogenic fluid. A heated ferrofluid seal is disposed between the outer rotating shaft and the housing.

Classes IPC  ?

  • H01L 21/67 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitementAppareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants

85.

Structure and method of forming fin device having improved fin liner

      
Numéro d'application 15938255
Numéro de brevet 10510610
Statut Délivré - en vigueur
Date de dépôt 2018-03-28
Date de la première publication 2019-10-03
Date d'octroi 2019-12-17
Propriétaire VARIAN SEMICONDUCTOR EQUIPMENT ASSOCIATES, INC. (USA)
Inventeur(s)
  • Sung, Min Gyu
  • Variam, Naushad K.
  • Varghese, Sony
  • Van Meer, Johannes
  • Lee, Jae Young

Abrégé

A method for forming a semiconductor device. The method may include providing a transistor structure, where the transistor structure includes a fin array, the fin array including a plurality of semiconductor fins, disposed on a substrate. A liner may be disposed on the plurality of semiconductor fins. The method may include directing first angled ions to the fin array, wherein the liner is removed in an upper portion of the plurality of semiconductor fins, and wherein the liner remains in a lower portion of the at least one of the plurality of semiconductor fins, and wherein the upper portion comprises an active fin region to form a transistor device.

Classes IPC  ?

  • H01L 21/8234 - Technologie MIS
  • H01L 21/265 - Bombardement par des radiations ondulatoires ou corpusculaires par des radiations d'énergie élevée produisant une implantation d'ions
  • H01L 21/02 - Fabrication ou traitement des dispositifs à semi-conducteurs ou de leurs parties constitutives
  • H01L 21/266 - Bombardement par des radiations ondulatoires ou corpusculaires par des radiations d'énergie élevée produisant une implantation d'ions en utilisant des masques
  • H01L 27/088 - Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun comprenant des éléments de circuit passif intégrés avec au moins une barrière de potentiel ou une barrière de surface le substrat étant un corps semi-conducteur comprenant uniquement des composants semi-conducteurs d'un seul type comprenant uniquement des composants à effet de champ les composants étant des transistors à effet de champ à porte isolée
  • H01L 29/06 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices
  • H01L 21/762 - Régions diélectriques

86.

Hydrophobic shafts for use in process chambers

      
Numéro d'application 15941084
Numéro de brevet 10569299
Statut Délivré - en vigueur
Date de dépôt 2018-03-30
Date de la première publication 2019-10-03
Date d'octroi 2020-02-25
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s)
  • Allen, Jr., Ernest E.
  • Fischer, Jonathan David
  • Krampert, Jeffrey E.

Abrégé

A system that reduces the amount of water that enters a process chamber via a movable shaft is disclosed. The surface of the shaft is made hydrophobic. Any water droplets that are collected on the hydrophobic shaft are disposed at a high contact angle, making it more likely that these water droplets fall from the shaft. Further, any water that enters the process chamber is more readily removed from the shaft due to the lower energy of liberation. Reducing the amount of water in a process chamber may improve the lifetime of the components in the process chamber and may improve the yield of the workpieces being processed. This may be especially relevant when process gasses that contain halogens are employed.

Classes IPC  ?

  • B05D 5/08 - Procédés pour appliquer des liquides ou d'autres matériaux fluides aux surfaces pour obtenir des effets, finis ou des structures de surface particuliers pour obtenir une surface antifriction ou anti-adhésive
  • B05D 1/28 - Procédés pour appliquer des liquides ou d'autres matériaux fluides aux surfaces par transfert de liquides ou d'autres matériaux fluides, à partir de la surface d'éléments porteurs, p. ex. de pinceaux, tampons, rouleaux
  • C23C 14/00 - Revêtement par évaporation sous vide, pulvérisation cathodique ou implantation d'ions du matériau composant le revêtement

87.

Cryogenic ferrofluid sealed rotary union

      
Numéro d'application 15941096
Numéro de brevet 10704693
Statut Délivré - en vigueur
Date de dépôt 2018-03-30
Date de la première publication 2019-10-03
Date d'octroi 2020-07-07
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s)
  • Mitchell, Robert
  • Fish, Roger B.
  • Patel, Shardul S.

Abrégé

A rotary union that includes a heated ferrofluid seal is disclosed. The rotary union includes an inner rotating shaft, an intermediate rotating shaft and an outer rotating shaft. The inner rotating shaft is hollow to allow the flow of cryogenic fluid in one direction. The inner rotating shaft and the intermediate shaft are spaced apart to create a channel for the return of the cryogenic fluid. The intermediate rotating shaft is separated from the outer rotating shaft by a gap so as to reduce thermal conductivity. In this way, the temperature of the outer rotating shaft is greater than the temperature of the cryogenic fluid. A heated ferrofluid seal is disposed between the outer rotating shaft and the housing.

Classes IPC  ?

  • F16J 15/43 - Joints d'étanchéité entre deux surfaces mobiles l'une par rapport à l'autre par un fluide maintenu en position d'étanchéité par la force magnétique
  • F16L 27/08 - Raccords réglablesRaccords permettant un déplacement des parties raccordées permettant un réglage ou déplacement uniquement autour de l'axe de l'un des tuyaux

88.

Foil sheet assemblies for ion implantation

      
Numéro d'application 15941163
Numéro de brevet 10418223
Statut Délivré - en vigueur
Date de dépôt 2018-03-30
Date de la première publication 2019-09-17
Date d'octroi 2019-09-17
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s)
  • Chaney, Craig R.
  • Mclaughlin, Adam M.
  • Sargent, James A.
  • Abeshaus, Joshua M.

Abrégé

A foil liner comprising a plurality of foil layers is disclosed. The foil layers may each be an electrically conductive material that are stacked on top of each other. The spacing between adjacent foil layers may create a thermal gradient such that the temperature of the plasma is hotter than the temperature of the ion source chamber. In other embodiments, the foil layers may be assembly to sink the heat from the plasma so that the plasma is cooler than the temperature of the ion source chamber. In some embodiments, gaps or protrusions are disposed on one or more of the foil layers to affect the thermal gradient. In certain embodiments, one or more of the foil layers may be constructed of an insulating material to further affect the thermal gradient. The foil liner may be easily assembled, installed and replaced from within the ion source chamber.

Classes IPC  ?

  • H01J 37/09 - DiaphragmesÉcrans associés aux dispositifs électronoptiques ou ionoptiquesCompensation des champs perturbateurs
  • C23C 14/48 - Implantation d'ions
  • H01J 37/08 - Sources d'ionsCanons à ions
  • H01J 27/02 - Sources d'ionsCanons à ions
  • H01J 37/317 - Tubes à faisceau électronique ou ionique destinés aux traitements localisés d'objets pour modifier les propriétés des objets ou pour leur appliquer des revêtements en couche mince, p. ex. implantation d'ions
  • H01J 27/20 - Sources d'ionsCanons à ions utilisant un bombardement de particules, p. ex. ioniseurs

89.

SUBSTRATE HALO ARRANGEMENT FOR IMPROVED PROCESS UNIFORMITY

      
Numéro d'application US2019015150
Numéro de publication 2019/168616
Statut Délivré - en vigueur
Date de dépôt 2019-01-25
Date de publication 2019-09-06
Propriétaire VARIAN SEMICONDUCTOR EQUIPMENT ASSOCIATES, INC. (USA)
Inventeur(s)
  • Wallace, Jay R.
  • Ruffell, Simon
  • Anglin, Kevin
  • Rockwell, Tyler
  • Campbell, Christopher
  • Daniels, Kevin M.
  • Hertel, Richard J.

Abrégé

A substrate assembly may include an outer halo, the outer halo comprising a first material and defining a first aperture. The substrate assembly may also include a halo ring, comprising a second material and disposed at least partially within the first aperture. The halo ring may define a second aperture, concentrically positioned within the first aperture, wherein the halo ring is coupled to accommodate a substrate therein.

Classes IPC  ?

  • H01L 21/687 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitementAppareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants pour le maintien ou la préhension en utilisant des moyens mécaniques, p. ex. mandrins, pièces de serrage, pinces
  • H01L 21/67 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitementAppareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants
  • H01L 21/68 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitementAppareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants pour le positionnement, l'orientation ou l'alignement

90.

Method of forming transistor device having fin cut regions

      
Numéro d'application 15909602
Numéro de brevet 10720357
Statut Délivré - en vigueur
Date de dépôt 2018-03-01
Date de la première publication 2019-09-05
Date d'octroi 2020-07-21
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s)
  • Sung, Min Gyu
  • Variam, Naushad K
  • Varghese, Sony
  • Van Meer, Johannes
  • Lee, Jae Young
  • Lee, Jun

Abrégé

A method of forming a semiconductor device. The method may include providing a device structure, where the device structure comprises a masked portion and a cut portion. The masked portion may comprise a mask covering at least one semiconductor fin of a fin array, and the cut portion may comprise a trench, where the trench exposes a semiconductor fin region of the fin array. The method may further include providing an exposure of the trench to oxidizing ions, the oxidizing ions to transform a semiconductor material into an oxide.

Classes IPC  ?

  • H01L 21/762 - Régions diélectriques
  • H01L 21/02 - Fabrication ou traitement des dispositifs à semi-conducteurs ou de leurs parties constitutives
  • H01L 21/265 - Bombardement par des radiations ondulatoires ou corpusculaires par des radiations d'énergie élevée produisant une implantation d'ions
  • H01J 37/32 - Tubes à décharge en atmosphère gazeuse
  • H01L 29/66 - Types de dispositifs semi-conducteurs

91.

Replacement gate formation with angled etch and deposition

      
Numéro d'application 15943280
Numéro de brevet 10403552
Statut Délivré - en vigueur
Date de dépôt 2018-04-02
Date de la première publication 2019-09-03
Date d'octroi 2019-09-03
Propriétaire VARIAN SEMICONDUCTOR EQUIPMENT ASSOCIATES, INC. (USA)
Inventeur(s)
  • Sung, Min Gyu
  • Variam, Naushad K.
  • Varghese, Sony
  • Van Meer, Johannes
  • Lee, Jae Young

Abrégé

Methods herein may include forming trenches in a stack of layers atop a substrate, and forming a gate dielectric within the trenches. Methods may further include forming a first work function (WF) metal atop the gate dielectric, and forming a capping layer over the first WF metal using an angled ion implant deposition, the capping layer extending across the trenches. The first WF metal may be removed from just a first trench of the trenches, and a second WF metal is then formed over the stack of layers, wherein the second WF metal is formed atop the gate dielectric within the first trench. An angled ion etch may then be performed to recess the gate dielectric and the second WF metal within the first trench, and to recess the gate dielectric and the first WF metal within a second trench. A gate metal may then be formed within the trenches.

Classes IPC  ?

  • C23C 14/22 - Revêtement par évaporation sous vide, pulvérisation cathodique ou implantation d'ions du matériau composant le revêtement caractérisé par le procédé de revêtement
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 21/311 - Gravure des couches isolantes
  • H01L 21/3213 - Gravure physique ou chimique des couches, p. ex. pour produire une couche avec une configuration donnée à partir d'une couche étendue déposée au préalable
  • H01L 21/8238 - Transistors à effet de champ complémentaires, p.ex. CMOS

92.

Techniques for improved spacer in nanosheet device

      
Numéro d'application 16040718
Numéro de brevet 10403738
Statut Délivré - en vigueur
Date de dépôt 2018-07-20
Date de la première publication 2019-09-03
Date d'octroi 2019-09-03
Propriétaire VARIAN SEMICONDUCTOR EQUIPMENT ASSOCIATES, INC. (USA)
Inventeur(s)
  • Sung, Min Gyu
  • Prasad, Rajesh
  • Hautala, John
  • Varghese, Sony

Abrégé

Methods for forming three-dimensional transistor devices. In one embodiment a method of forming a three-dimensional transistor device may include providing a substrate comprising a semiconductor device structure, the semiconductor device structure comprising a nanowire stack, a gate stack disposed above the nanowire stack, and an inner spacer layer, disposed over the gate stack and the nanowire stack. The method may further include directing ions at the semiconductor device structure, wherein an altered layer is formed in a first part of the inner spacer layer, and an unaltered portion of the inner spacer layer remains, subjacent to the altered layer.

Classes IPC  ?

  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 21/02 - Fabrication ou traitement des dispositifs à semi-conducteurs ou de leurs parties constitutives
  • H01L 29/786 - Transistors à couche mince
  • H01L 21/311 - Gravure des couches isolantes
  • H01L 29/06 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices
  • H01L 29/423 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative ne transportant pas le courant à redresser, à amplifier ou à commuter
  • H01L 21/3115 - Dopage des couches isolantes

93.

OPTICAL COMPONENT HAVING VARIABLE DEPTH GRATINGS AND METHOD OF FORMATION

      
Numéro d'application US2019013245
Numéro de publication 2019/164596
Statut Délivré - en vigueur
Date de dépôt 2019-01-11
Date de publication 2019-08-29
Propriétaire VARIAN SEMICONDUCTOR EQUIPMENT ASSOCIATES, INC. (USA)
Inventeur(s)
  • Hautala, John
  • Evans, Morgan
  • Meyer Timmerman Thijssen, Rutger
  • Olson, Joseph

Abrégé

An optical grating component may include a substrate, and an optical grating, the optical grating being disposed on the substrate. The optical grating may include a plurality of angled structures, disposed at a non-zero angle of inclination with respect to a perpendicular to a plane of the substrate, wherein the plurality of angled structures are arranged to define a variable depth along a first direction, the first direction being parallel to the plane of the substrate.

Classes IPC  ?

  • G02B 3/00 - Lentilles simples ou composées

94.

CONDUCTIVE BEAM OPTICS FOR REDUCING PARTICLES IN ION IMPLANTER

      
Numéro d'application US2019014536
Numéro de publication 2019/164614
Statut Délivré - en vigueur
Date de dépôt 2019-01-22
Date de publication 2019-08-29
Propriétaire VARIAN SEMICONDUCTOR EQUIPMENT ASSOCIATES, INC. (USA)
Inventeur(s)
  • Chang, Shengwu
  • Sinclair, Frank
  • Likhanskii, Alexandre
  • Campbell, Christopher
  • Lindberg, Robert C.

Abrégé

Provided herein are approaches for reducing particles in an ion implanter. An electrostatic filter may include a housing and a plurality of conductive beam optics within the housing. The conductive beam optics are arranged around an ion beam-line directed towards a wafer, and may include entrance aperture electrodes proximate an entrance aperture of the housing. The conductive beam optics may further include energetic electrodes downstream along the ion beam-line from the entrance aperture electrodes, and ground electrodes downstream from the energetic electrodes. The energetic electrodes are positioned farther away from the ion beam-line than the entrance electrodes and the ground electrodes, thus causing the energetic electrodes to be physically blocked from impact by an envelope of back-sputter material returning from the wafer. The electrostatic filter may further include an electrical system for independently delivering a voltage and a current to each of the conductive beam optics.

Classes IPC  ?

  • H01J 37/147 - Dispositions pour diriger ou dévier la décharge le long d'une trajectoire déterminée
  • H01J 37/317 - Tubes à faisceau électronique ou ionique destinés aux traitements localisés d'objets pour modifier les propriétés des objets ou pour leur appliquer des revêtements en couche mince, p. ex. implantation d'ions

95.

Tape lifetime monitor in fault current limiter

      
Numéro d'application 15958068
Numéro de brevet 10971926
Statut Délivré - en vigueur
Date de dépôt 2018-04-20
Date de la première publication 2019-08-29
Date d'octroi 2021-04-06
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s)
  • Jazebi, Saeed
  • Evans, John

Abrégé

An apparatus for controlling and monitoring the lifetime of a superconducting fault current limiter. The apparatus may include a processor; and a memory unit coupled to the processor, including a lifetime routine, where the lifetime routine is operative on the processor to monitor the superconducting fault current limiter. The lifetime routine may include a lifetime estimation processor to receive a set of fault information for a fault event of a superconductor tape of the superconducting fault current limiter, determine a present state of the superconductor tape based upon the set of fault information, and determine an estimated lifetime of the superconductor tape based upon the present state. The present state may be determined from additional information such as fault history on the superconducting fault current limiter, as well as a database of superconductor tape behavior with respect to various faults.

Classes IPC  ?

  • H02H 9/02 - Circuits de protection de sécurité pour limiter l'excès de courant ou de tension sans déconnexion sensibles à un excès de courant
  • H02H 7/00 - Circuits de protection de sécurité spécialement adaptés aux machines ou aux appareils électriques de types particuliers ou pour la protection sectionnelle de systèmes de câble ou de ligne, et effectuant une commutation automatique dans le cas d'un changement indésirable des conditions normales de travail
  • H01L 39/16 - Dispositifs commutables entre les états normal et supraconducteur
  • G01R 33/12 - Mesure de propriétés magnétiques des articles ou échantillons de solides ou de fluides

96.

CONDUCTIVE BEAM OPTIC CONTAINING INTERNAL HEATING ELEMENT

      
Numéro d'application US2019014541
Numéro de publication 2019/164615
Statut Délivré - en vigueur
Date de dépôt 2019-01-22
Date de publication 2019-08-29
Propriétaire VARIAN SEMICONDUCTOR EQUIPMENT ASSOCIATES, INC. (USA)
Inventeur(s)
  • Chang, Shengwu
  • Sinclair, Frank
  • Likhanskii, Alexandre
  • Campbell, Christopher
  • Lindberg, Robert C.
  • Hermanson, Eric D.

Abrégé

Provided herein are approaches for reducing particles in an ion implanter. An electrostatic filter may include a housing and a plurality of conductive beam optics within the housing. The conductive beam optics are arranged around an ion beam-line directed towards a wafer, and may include entrance aperture electrodes proximate an entrance aperture of the housing. The conductive beam optics may further include energetic electrodes downstream along the ion beam-line from the entrance aperture electrodes, and ground electrodes downstream from the energetic electrodes. The energetic electrodes are positioned farther away from the ion beam-line than the entrance electrodes and the ground electrodes, thus causing the energetic electrodes to be physically blocked from impact by an envelope of back-sputter material returning from the wafer. The electrostatic filter may further include an electrical system for independently delivering a voltage and a current to each of the conductive beam optics.

Classes IPC  ?

  • H01J 37/147 - Dispositions pour diriger ou dévier la décharge le long d'une trajectoire déterminée
  • H01J 37/317 - Tubes à faisceau électronique ou ionique destinés aux traitements localisés d'objets pour modifier les propriétés des objets ou pour leur appliquer des revêtements en couche mince, p. ex. implantation d'ions

97.

Techniques for selective deposition using angled ions

      
Numéro d'application 15901303
Numéro de brevet 11053580
Statut Délivré - en vigueur
Date de dépôt 2018-02-21
Date de la première publication 2019-08-22
Date d'octroi 2021-07-06
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s)
  • Anglin, Kevin
  • Petterson, Maureen

Abrégé

A method includes providing a substrate, where the substrate has a patterned substrate surface, wherein the patterned substrate surface comprises a first surface region and a second surface region. The method may also include directing a depositing species to the patterned substrate surface; and directing angled ions to the patterned substrate surface, wherein the depositing species forms a deposit on the first surface region and does not form a deposit on the second surface region.

Classes IPC  ?

  • C23C 14/04 - Revêtement de parties déterminées de la surface, p. ex. au moyen de masques
  • H01L 21/285 - Dépôt de matériaux conducteurs ou isolants pour les électrodes à partir d'un gaz ou d'une vapeur, p. ex. condensation
  • H01L 21/02 - Fabrication ou traitement des dispositifs à semi-conducteurs ou de leurs parties constitutives
  • C23C 14/34 - Pulvérisation cathodique
  • C23C 14/06 - Revêtement par évaporation sous vide, pulvérisation cathodique ou implantation d'ions du matériau composant le revêtement caractérisé par le matériau de revêtement
  • C23C 14/16 - Matériau métallique, bore ou silicium sur des substrats métalliques, en bore ou en silicium
  • C23C 14/46 - Pulvérisation cathodique par un faisceau d'ions produit par une source d'ions externe
  • C23C 14/22 - Revêtement par évaporation sous vide, pulvérisation cathodique ou implantation d'ions du matériau composant le revêtement caractérisé par le procédé de revêtement

98.

Optical component having variable depth gratings and method of formation

      
Numéro d'application 15901370
Numéro de brevet 10818499
Statut Délivré - en vigueur
Date de dépôt 2018-02-21
Date de la première publication 2019-08-22
Date d'octroi 2020-10-27
Propriétaire Varian Semiconductor Equipment Associates, Inc. (USA)
Inventeur(s)
  • Hautala, John
  • Evans, Morgan
  • Thijssen, Rutger Meyer Timmerman
  • Olson, Joseph C.

Abrégé

An optical grating component may include a substrate, and an optical grating, the optical grating being disposed on the substrate. The optical grating may include a plurality of angled structures, disposed at a non-zero angle of inclination with respect to a perpendicular to a plane of the substrate, wherein the plurality of angled structures are arranged to define a variable depth along a first direction, the first direction being parallel to the plane of the substrate.

Classes IPC  ?

  • H01L 21/302 - Traitement des corps semi-conducteurs en utilisant des procédés ou des appareils non couverts par les groupes pour changer leurs caractéristiques physiques de surface ou leur forme, p. ex. gravure, polissage, découpage
  • G02B 6/34 - Moyens de couplage optique utilisant des prismes ou des réseaux
  • G02B 5/18 - Grilles de diffraction
  • G02B 27/42 - Optique de diffraction
  • F21V 8/00 - Utilisation de guides de lumière, p. ex. dispositifs à fibres optiques, dans les dispositifs ou systèmes d'éclairage
  • G02B 27/01 - Dispositifs d'affichage "tête haute"
  • H01L 21/311 - Gravure des couches isolantes
  • G02B 6/12 - Guides de lumièreDétails de structure de dispositions comprenant des guides de lumière et d'autres éléments optiques, p. ex. des moyens de couplage du type guide d'ondes optiques du genre à circuit intégré

99.

Techniques for forming device having etch-resistant isolation oxide

      
Numéro d'application 15901769
Numéro de brevet 10510870
Statut Délivré - en vigueur
Date de dépôt 2018-02-21
Date de la première publication 2019-08-22
Date d'octroi 2019-12-17
Propriétaire VARIAN SEMICONDUCTOR EQUIPMENT ASSOCIATES, INC. (USA)
Inventeur(s)
  • Sung, Min Gyu
  • Varghese, Sony
  • Lee, Jae Young
  • Van Meer, Johannes

Abrégé

A method for forming a semiconductor device may include providing a transistor structure. The transistor structure may include a set of semiconductor fins and a set of gate structures, disposed on the set of semiconductor fins, wherein an isolation layer is disposed between the set of semiconductor fins and between the set of gate structures. The method may include implanting ions into an exposed area of the isolation layer, wherein an altered portion of the isolation layer is formed in the exposed area, wherein an altered region of the set of semiconductor fins is formed in an exposed portion of the set of semiconductor fins. The altered portion of the isolation layer may have a first etch rate, wherein an unaltered portion of the isolation layer, not exposed to the ions, has a second etch rate, greater than the first etch rate.

Classes IPC  ?

  • H01L 21/336 - Transistors à effet de champ à grille isolée
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 21/762 - Régions diélectriques
  • H01L 21/3115 - Dopage des couches isolantes
  • H01L 29/06 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices
  • H01L 29/08 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices avec des régions semi-conductrices connectées à une électrode transportant le courant à redresser, amplifier ou commuter, cette électrode faisant partie d'un dispositif à semi-conducteur qui comporte trois électrodes ou plus
  • H01L 21/306 - Traitement chimique ou électrique, p. ex. gravure électrolytique
  • H01L 21/265 - Bombardement par des radiations ondulatoires ou corpusculaires par des radiations d'énergie élevée produisant une implantation d'ions

100.

Conductive beam optic containing internal heating element

      
Numéro d'application 15901778
Numéro de brevet 10504682
Statut Délivré - en vigueur
Date de dépôt 2018-02-21
Date de la première publication 2019-08-22
Date d'octroi 2019-12-10
Propriétaire VARIAN SEMICONDUCTOR EQUIPMENT ASSOCIATES, INC. (USA)
Inventeur(s)
  • Chang, Shengwu
  • Sinclair, Frank
  • Likhanskii, Alexandre
  • Campbell, Christopher
  • Lindberg, Robert C.
  • Hermanson, Eric D.

Abrégé

Provided herein are approaches for reducing particles in an ion implanter. An electrostatic filter may include a housing and a plurality of conductive beam optics within the housing. The conductive beam optics are arranged around an ion beam-line directed towards a wafer, and may include entrance aperture electrodes proximate an entrance aperture of the housing. The conductive beam optics may further include energetic electrodes downstream along the ion beam-line from the entrance aperture electrodes, and ground electrodes downstream from the energetic electrodes. The energetic electrodes are positioned farther away from the ion beam-line than the entrance electrodes and the ground electrodes, thus causing the energetic electrodes to be physically blocked from impact by an envelope of back-sputter material returning from the wafer. The electrostatic filter may further include an electrical system for independently delivering a voltage and a current to each of the conductive beam optics.

Classes IPC  ?

  • H01J 37/05 - Dispositifs électronoptiques ou ionoptiques pour la séparation des électrons ou des ions en fonction de leur énergie
  • H01J 37/31 - Tubes à faisceau électronique ou ionique destinés aux traitements localisés d'objets pour couper ou perforer
  • H01J 37/317 - Tubes à faisceau électronique ou ionique destinés aux traitements localisés d'objets pour modifier les propriétés des objets ou pour leur appliquer des revêtements en couche mince, p. ex. implantation d'ions
  1     2     3     ...     13        Prochaine page