Super Group Semiconductor Co., Ltd.

Taïwan, Province de Chine

Retour au propriétaire

1-45 de 45 pour Super Group Semiconductor Co., Ltd. Trier par
Recheche Texte
Affiner par
Date
2024 3
2023 4
2020 4
Avant 2020 34
Classe IPC
H01L 29/66 - Types de dispositifs semi-conducteurs 25
H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée 22
H01L 29/423 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative ne transportant pas le courant à redresser, à amplifier ou à commuter 14
H01L 29/06 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices 11
H01L 29/40 - Electrodes 10
Voir plus
Statut
En Instance 7
Enregistré / En vigueur 38
Résultats pour  brevets

1.

WIRELESS CHARGING SYSTEM AND ITS MOBILE CARRIER

      
Numéro d'application 18334354
Statut En instance
Date de dépôt 2023-06-13
Date de la première publication 2024-10-03
Propriétaire SUPER GROUP SEMICONDUCTOR CO., LTD. (Taïwan, Province de Chine)
Inventeur(s) Su, Jen-Jun

Abrégé

A mobile carrier includes a carrier body, a power storage device and a power receiving module. The carrier body is formed with a recessed portion and an opening connected to the recessed portion. The power storage device is disposed within the carrier body. The power receiving module includes a coil device. The coil device is electrically connected to the power storage device and received within the recessed portion. A gap is defined between the coil device and the opening.

Classes IPC  ?

  • H02J 50/00 - Circuits ou systèmes pour l'alimentation ou la distribution sans fil d'énergie électrique
  • B60L 53/12 - Transfert d'énergie par induction
  • B60L 53/34 - Dispositifs du type fiche ou prise spécialement adaptés à la charge sans contact par induction de véhicules électriques
  • H02J 50/10 - Circuits ou systèmes pour l'alimentation ou la distribution sans fil d'énergie électrique utilisant un couplage inductif

2.

POWER DEVICE AND METHOD FOR MANUFACTURING THE SAME

      
Numéro d'application 18119364
Statut En instance
Date de dépôt 2023-03-09
Date de la première publication 2024-06-20
Propriétaire
  • NIKO SEMICONDUCTOR CO., LTD. (Taïwan, Province de Chine)
  • SUPER GROUP SEMICONDUCTOR CO., LTD. (Taïwan, Province de Chine)
Inventeur(s)
  • Tang, Sung-Nien
  • Chen, Ho-Tai
  • Hsu, Hsiu-Wen

Abrégé

A power device and a method for manufacturing the power device are provided. The power device includes an electrical substrate, an epitaxial layer, a well region, a plurality of doping regions, a plurality of trenches, a first oxidation layer, a second oxidation layer, a polycrystalline silicon filler, two shielding regions, a dielectric layer, and a metallic electrically conductive layer.

Classes IPC  ?

  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 21/02 - Fabrication ou traitement des dispositifs à semi-conducteurs ou de leurs parties constitutives
  • H01L 21/04 - Fabrication ou traitement des dispositifs à semi-conducteurs ou de leurs parties constitutives les dispositifs ayant des barrières de potentiel, p. ex. une jonction PN, une région d'appauvrissement ou une région de concentration de porteurs de charges
  • H01L 29/06 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices
  • H01L 29/16 - Corps semi-conducteurs caractérisés par les matériaux dont ils sont constitués comprenant, mis à part les matériaux de dopage ou autres impuretés, seulement des éléments du groupe IV de la classification périodique, sous forme non combinée
  • H01L 29/417 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative transportant le courant à redresser, à amplifier ou à commuter
  • H01L 29/66 - Types de dispositifs semi-conducteurs

3.

POWER DEVICE AND METHOD FOR MANUFACTURING THE SAME

      
Numéro d'application 18123164
Statut En instance
Date de dépôt 2023-03-17
Date de la première publication 2024-06-13
Propriétaire
  • NIKO SEMICONDUCTOR CO., LTD. (Taïwan, Province de Chine)
  • SUPER GROUP SEMICONDUCTOR CO., LTD. (Taïwan, Province de Chine)
Inventeur(s)
  • Tang, Sung-Nien
  • Chen, Ho-Tai
  • Hsu, Hsiu-Wen

Abrégé

A power device and a method for manufacturing the power device are provided. The power device includes an electrical substrate, an epitaxial compound layer, a plurality of gates, a passivation layer, an electrically conductive body, a drain, and a field plate. The electrical substrate has a first surface, an epitaxial drift layer, and a plurality of doping regions. The doping regions are located below the first surface. The epitaxial compound layer is located on the electrical substrate. The gates are located on the epitaxial compound layer. The passivation layer covers the gates and the epitaxial compound layer. The electrically conductive body penetrates the passivation layer and the epitaxial compound layer and extends to the first surface. The drain penetrates the passivation layer and extends to the epitaxial layer. The field plate is located on the passivation layer, shields the gates, and connects to the electrically conductive body.

Classes IPC  ?

  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 23/495 - Cadres conducteurs
  • H01L 29/40 - Electrodes
  • H01L 29/66 - Types de dispositifs semi-conducteurs

4.

CHARGING STATION

      
Numéro d'application 17931133
Statut En instance
Date de dépôt 2022-09-11
Date de la première publication 2023-09-28
Propriétaire SUPER GROUP SEMICONDUCTOR CO., LTD. (Taïwan, Province de Chine)
Inventeur(s) Su, Jen-Jun

Abrégé

A charging station includes a front-mount module, a support member, two moving assembles, two supporting arms and a control unit. The front-mount module includes a charging head and a coil disposed within the charging head. The support member is separated from the front-mount module. Each of the moving assembles includes a movable member supported by the support member, and a motor device for moving the movable member along the support member. Each of the supporting arms is pivotally connected to the front-mount module and one of the supporting arms, respectively. The control unit is electrically connected to the motor devices for controlling the motor devices to adjust the position of the front-mount module.

Classes IPC  ?

  • B60L 53/38 - Moyens pour l’ajustement automatique ou assisté de la position relative des dispositifs de charge et des véhicules spécialement adaptés au chargement en utilisant le transfert d'énergie par induction
  • B60L 53/12 - Transfert d'énergie par induction
  • B60L 53/34 - Dispositifs du type fiche ou prise spécialement adaptés à la charge sans contact par induction de véhicules électriques

5.

POWER MODULE

      
Numéro d'application 17707300
Statut En instance
Date de dépôt 2022-03-29
Date de la première publication 2023-07-27
Propriétaire SUPER GROUP SEMICONDUCTOR CO., LTD. (Taïwan, Province de Chine)
Inventeur(s) Su, Jen-Jun

Abrégé

A power module is provided. The power module includes an electrical interconnection assembly and at least one electronic element group. The electrical interconnection assembly includes a conductive structure and a circuit board. The conductive structure includes a first conductive member and a second conductive manner insulated from each other and arranged side by side. The circuit board is disposed on the conductive structure. The circuit board has an opening. The at least one electronic element group includes a power element that includes a first pad, a second pad, and a third pad. The first and second pads pass through the opening, and are respectively and electrically connected to the first and second conductive members. The third pad is disposed on the circuit board.

Classes IPC  ?

  • H01L 25/07 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans une seule des sous-classes , , , , ou , p. ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans la sous-classe
  • H01L 25/18 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant de types prévus dans plusieurs différents groupes principaux de la même sous-classe , , , , ou
  • H01L 23/373 - Refroidissement facilité par l'emploi de matériaux particuliers pour le dispositif

6.

TRENCH POWER SEMICONDUCTOR COMPONENT AND METHOD FOR MANUFACTURING THE SAME

      
Numéro d'application 17858399
Statut En instance
Date de dépôt 2022-07-06
Date de la première publication 2023-06-01
Propriétaire SUPER GROUP SEMICONDUCTOR CO., LTD. (Taïwan, Province de Chine)
Inventeur(s) Hsu, Hsiu-Wen

Abrégé

A trench power semiconductor component and a method for manufacturing the same are provided. The trench power semiconductor component includes an epitaxial layer having a trench, a bottom insulating layer, a gate insulating layer, a shielding electrode disposed in the trench, a gate, and a separation structure that includes a covering portion and a spacer portion. The gate is disposed on and separated from the shielding electrode by the separation structure. The covering portion covers a top portion of the shielding electrode and the bottom insulating layer, is connected to the gate insulating layer, and defines a recessed region. The spacer portion is disposed in the recessed region, and includes a main filling portion that closes off the recessed region and a first barrier portion located between the main filling portion and the covering portion. The main filling and the first barrier portion are made of different materials.

Classes IPC  ?

  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 29/40 - Electrodes
  • H01L 29/66 - Types de dispositifs semi-conducteurs

7.

WIRELESS CHARGING SYSTEM AND ITS CHARGING STATION

      
Numéro d'application 17651241
Statut En instance
Date de dépôt 2022-02-15
Date de la première publication 2023-02-02
Propriétaire SUPER GROUP SEMICONDUCTOR CO., LTD. (Taïwan, Province de Chine)
Inventeur(s) Su, Jen-Jun

Abrégé

A wireless charging system includes a power transmitting module and a power receiving module. The power transmitting module includes a first charging head and a plurality of first coils which are located on the first charging head and connected in parallel with each other. The power receiving module includes a second charging head and a plurality of second coils which are located on the second charging head and connected in parallel with each other. Thus, when the first charging head docks to the second charging head, each of the first coils faces to one of the second coils.

Classes IPC  ?

  • H02J 50/00 - Circuits ou systèmes pour l'alimentation ou la distribution sans fil d'énergie électrique
  • H02J 50/40 - Circuits ou systèmes pour l'alimentation ou la distribution sans fil d'énergie électrique utilisant plusieurs dispositifs de transmission ou de réception
  • H02J 50/10 - Circuits ou systèmes pour l'alimentation ou la distribution sans fil d'énergie électrique utilisant un couplage inductif
  • H02J 7/00 - Circuits pour la charge ou la dépolarisation des batteries ou pour alimenter des charges par des batteries

8.

Trench power semiconductor component and method of manufacturing the same

      
Numéro d'application 16824899
Numéro de brevet 11289587
Statut Délivré - en vigueur
Date de dépôt 2020-03-20
Date de la première publication 2020-10-29
Date d'octroi 2022-03-29
Propriétaire SUPER GROUP SEMICONDUCTOR CO., LTD. (Taïwan, Province de Chine)
Inventeur(s) Hsu, Hsiu-Wen

Abrégé

A trench power semiconductor component and a method of manufacturing the same are provided. In the method, a step of forming a trench gate structure includes the following steps. First, a shielding electrode, a bottom insulating layer, and an upper insulating layer are formed in a trench. The bottom insulating layer covers a lower part of an inner wall of the trench, and surrounds the shielding electrode. The upper insulating layer covers an upper part of the inner wall. Thereafter, an interlayer dielectric layer and a U-shaped masking layer are formed in the trench. The interlayer dielectric layer is interposed between the upper insulating layer and the U-shaped masking layer. A portion of the upper insulating layer and a portion of the interlayer dielectric layer which are located at an upper part of the trench are removed so as to form an inter-electrode dielectric layer.

Classes IPC  ?

  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 29/423 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative ne transportant pas le courant à redresser, à amplifier ou à commuter

9.

Wireless charging system, wireless charging station, and vehicle

      
Numéro d'application 16802522
Numéro de brevet 11142083
Statut Délivré - en vigueur
Date de dépôt 2020-02-26
Date de la première publication 2020-09-24
Date d'octroi 2021-10-12
Propriétaire SUPER GROUP SEMICONDUCTOR CO., LTD. (Taïwan, Province de Chine)
Inventeur(s) Su, Jen-Jun

Abrégé

A wireless charging system includes a wireless power receiver, at least one receiver-side magnetic coupling member, a wireless power transmitter and at least one transmitter-side magnetic coupling member. The receiver-side magnetic coupling member is disposed on the wireless power receiver. The transmitter-side magnetic coupling member is disposed on the wireless power transmitter and is configured to attract the receiver-side magnetic coupling member. At least one of the wireless power receiver and the wireless power transmitter is movable.

Classes IPC  ?

  • B60L 53/122 - Circuits ou procédés pour entraîner la bobine primaire, c.-à-d. en alimentant la bobine en énergie électrique
  • B60L 53/62 - Surveillance et commande des stations de charge en réponse à des paramètres de charge, p. ex. courant, tension ou charge électrique
  • B60L 53/31 - Colonnes de charge spécialement adaptées aux véhicules électriques
  • B60L 53/39 - Moyens pour l’ajustement automatique ou assisté de la position relative des dispositifs de charge et des véhicules spécialement adaptés au chargement en utilisant le transfert d'énergie par induction avec activation sensible à la position des bobines primaires

10.

Trench power semiconductor and method of making the same

      
Numéro d'application 16675302
Numéro de brevet 10680076
Statut Délivré - en vigueur
Date de dépôt 2019-11-06
Date de la première publication 2020-03-05
Date d'octroi 2020-06-09
Propriétaire SUPER GROUP SEMICONDUCTOR CO., LTD. (Taïwan, Province de Chine)
Inventeur(s)
  • Hsu, Hsiu-Wen
  • Yeh, Chun-Ying
  • Lee, Yuan-Ming

Abrégé

The present disclosure provides a trench power semiconductor component and a method of making the same. The trench power semiconductor component includes a substrate, an epitaxial layer, and a trench gate structure. The epitaxial layer is disposed on the substrate, the epitaxial layer having at least one trench formed therein. The trench gate structure is located in the at least one trench. The trench gate structure includes a bottom insulating layer covering a lower inner wall of the at least one trench, a shielding electrode located in the lower half part of the at least one trench, a gate electrode disposed on the shielding electrode, an inter-electrode dielectric layer disposed between the gate electrode and the shielding electrode, an upper insulating layer covering an upper inner wall of the at least one trench, and a protection structure including a first wall portion and a second wall portion.

Classes IPC  ?

  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif
  • H01L 21/66 - Test ou mesure durant la fabrication ou le traitement
  • H01L 21/02 - Fabrication ou traitement des dispositifs à semi-conducteurs ou de leurs parties constitutives
  • H01L 29/423 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative ne transportant pas le courant à redresser, à amplifier ou à commuter
  • H01L 29/10 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices avec des régions semi-conductrices connectées à une électrode ne transportant pas le courant à redresser, amplifier ou commuter, cette électrode faisant partie d'un dispositif à semi-conducteur qui comporte trois électrodes ou plus
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 29/08 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices avec des régions semi-conductrices connectées à une électrode transportant le courant à redresser, amplifier ou commuter, cette électrode faisant partie d'un dispositif à semi-conducteur qui comporte trois électrodes ou plus
  • H01L 29/06 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices
  • H01L 29/40 - Electrodes
  • H01L 21/8234 - Technologie MIS

11.

Semiconductor power device and manufacturing method thereof

      
Numéro d'application 16504393
Numéro de brevet 11049958
Statut Délivré - en vigueur
Date de dépôt 2019-07-08
Date de la première publication 2020-01-23
Date d'octroi 2021-06-29
Propriétaire SUPER GROUP SEMICONDUCTOR CO., LTD. (Taïwan, Province de Chine)
Inventeur(s)
  • Tang, Sung-Nien
  • Chen, Ho-Tai
  • Hsu, Hsiu-Wen

Abrégé

A semiconductor power device and a manufacturing method thereof are provided. In the manufacturing method, before the self-aligned silicide process is performed, a gate stacked structure and a spacer are formed on a semiconductor layer having a body region and a source region. The spacer defines a portion of the source region for forming a silicide layer. Subsequently, the self-aligned silicide process is performed with the gate stacked structure and the spacer functioning as a mask to form the silicide layer at the defined portion of the source region. Thereafter, an interconnection structure including an interlayer dielectric layer and a source conductive layer is formed on the semiconductor layer. The source conductive layer is electrically connected to the source region. The silicide layer extends toward the gate stacked structure from a position under the source conductive layer to another position under the interlayer dielectric layer.

Classes IPC  ?

  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/06 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices
  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif

12.

Trench power seminconductor device and manufacturing method thereof

      
Numéro d'application 16557835
Numéro de brevet 11049950
Statut Délivré - en vigueur
Date de dépôt 2019-08-30
Date de la première publication 2019-12-19
Date d'octroi 2021-06-29
Propriétaire SUPER GROUP SEMICONDUCTOR CO., LTD. (Taïwan, Province de Chine)
Inventeur(s) Hsu, Hsiu-Wen

Abrégé

A trench power semiconductor device and a manufacturing method thereof are provided. The trench power semiconductor device includes a substrate, an epitaxial layer disposed on the substrate, and a gate structure. The epitaxial layer has at least one trench formed therein, and the gate structure is disposed in the trench. A gate structure includes a lower doped region and an upper doped region disposed above the lower doped region to form a PN junction. The concentration of the impurity decreases along a direction from a peripheral portion of the upper doped region toward a central portion of the upper doped region.

Classes IPC  ?

  • H01L 21/28 - Fabrication des électrodes sur les corps semi-conducteurs par emploi de procédés ou d'appareils non couverts par les groupes
  • H01L 29/49 - Electrodes du type métal-isolant-semi-conducteur
  • H01L 29/06 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices
  • H01L 29/10 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices avec des régions semi-conductrices connectées à une électrode ne transportant pas le courant à redresser, amplifier ou commuter, cette électrode faisant partie d'un dispositif à semi-conducteur qui comporte trois électrodes ou plus
  • H01L 29/423 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative ne transportant pas le courant à redresser, à amplifier ou à commuter
  • H01L 29/51 - Matériaux isolants associés à ces électrodes
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée

13.

Trench power semiconductor component and method of manufacturing the same

      
Numéro d'application 16111382
Numéro de brevet 10529847
Statut Délivré - en vigueur
Date de dépôt 2018-08-24
Date de la première publication 2019-04-04
Date d'octroi 2020-01-07
Propriétaire SUPER GROUP SEMICONDUCTOR CO., LTD. (Taïwan, Province de Chine)
Inventeur(s) Hsu, Hsiu-Wen

Abrégé

The present disclosure provides a trench power semiconductor component and a method of manufacturing the same. The trench gate structure of the trench power semiconductor component includes a shielding electrode, a gate electrode disposed above the shielding electrode, and an inter-electrode dielectric layer. Before the formation of the inter-electrode dielectric layer, the step of forming the trench gate structure includes: forming a laminated structure covering the inner wall surface of the cell trench, in which the laminated structure includes a semiconductor material layer and an initial inner dielectric layer covering the semiconductor material layer; forming a heavily-doped semiconductor material in the lower part of the cell trench; and removing a portion of the initial inner dielectric layer located at an upper part of the cell trench to expose an upper half portion of the semiconductor material layer and a top portion of the heavily doped semiconductor material.

Classes IPC  ?

  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 29/40 - Electrodes
  • H01L 21/02 - Fabrication ou traitement des dispositifs à semi-conducteurs ou de leurs parties constitutives
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/51 - Matériaux isolants associés à ces électrodes

14.

Manufacturing method of a trench power semiconductor device

      
Numéro d'application 15988018
Numéro de brevet 10559674
Statut Délivré - en vigueur
Date de dépôt 2018-05-24
Date de la première publication 2019-01-03
Date d'octroi 2020-02-11
Propriétaire SUPER GROUP SEMICONDUCTOR CO., LTD. (Taïwan, Province de Chine)
Inventeur(s)
  • Hsu, Hsiu-Wen
  • Yeh, Chun-Ying
  • Ni, Chun-Wei
  • Lee, Yuan-Ming

Abrégé

A manufacturing method of a trench power semiconductor device is provided. The manufacturing method includes the steps of forming a protective layer on an epitaxial layer and forming a trench gate structure in a trench formed in an epitaxial layer. The trench gate structure includes a shielding electrode, a gate disposed on the shielding electrode and an inter-electrode dielectric layer disposed therebetween. The step of forming the trench gate structure includes forming an insulating layer covering an inner surface of the trench; and before the step of forming the inter-electrode dielectric layer, forming an initial spacing layer, the spacing layer including a first sidewall portion and a second sidewall portion, both of which include bottom end portions spaced apart from each other and extending portions protruding from the protective layer.

Classes IPC  ?

  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/423 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative ne transportant pas le courant à redresser, à amplifier ou à commuter
  • H01L 29/40 - Electrodes
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée

15.

Trench power semiconductor and method of making the same

      
Numéro d'application 15990719
Numéro de brevet 10516027
Statut Délivré - en vigueur
Date de dépôt 2018-05-28
Date de la première publication 2019-01-03
Date d'octroi 2019-12-24
Propriétaire SUPER GROUP SEMICONDUCTOR CO., LTD. (Taïwan, Province de Chine)
Inventeur(s)
  • Hsu, Hsiu-Wen
  • Yeh, Chun-Ying
  • Lee, Yuan-Ming

Abrégé

The present disclosure provides a trench power semiconductor component and a method of making the same. The trench power semiconductor component includes a substrate, an epitaxial layer, and a trench gate structure. The epitaxial layer is disposed on the substrate, the epitaxial layer having at least one trench formed therein. The trench gate structure is located in the at least one trench. The trench gate structure includes a bottom insulating layer covering a lower inner wall of the at least one trench, a shielding electrode located in the lower half part of the at least one trench, a gate electrode disposed on the shielding electrode, an inter-electrode dielectric layer disposed between the gate electrode and the shielding electrode, an upper insulating layer covering an upper inner wall of the at least one trench, and a protection structure including a first wall portion and a second side wall portion.

Classes IPC  ?

  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 29/423 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative ne transportant pas le courant à redresser, à amplifier ou à commuter
  • H01L 29/10 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices avec des régions semi-conductrices connectées à une électrode ne transportant pas le courant à redresser, amplifier ou commuter, cette électrode faisant partie d'un dispositif à semi-conducteur qui comporte trois électrodes ou plus
  • H01L 29/08 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices avec des régions semi-conductrices connectées à une électrode transportant le courant à redresser, amplifier ou commuter, cette électrode faisant partie d'un dispositif à semi-conducteur qui comporte trois électrodes ou plus
  • H01L 29/06 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices
  • H01L 29/40 - Electrodes

16.

Trench power semiconductor component and method of manufacturing the same

      
Numéro d'application 15975023
Numéro de brevet 10497782
Statut Délivré - en vigueur
Date de dépôt 2018-05-09
Date de la première publication 2018-11-22
Date d'octroi 2019-12-03
Propriétaire SUPER GROUP SEMICONDUCTOR CO., LTD. (Taïwan, Province de Chine)
Inventeur(s)
  • Hsu, Hsiu-Wen
  • Yeh, Chun-Ying
  • Ni, Chun-Wei

Abrégé

The present disclosure provides a trench power semiconductor component and a manufacturing method thereof. The trench gate structure of the trench power semiconductor component is located in the at least one cell trench that is formed in an epitaxial layer. The trench gate structure includes a shielding electrode, a gate electrode disposed above the shielding electrode, an insulating layer, an intermediate dielectric layer, and an inner dielectric layer. The insulating layer covers the inner wall surface of the cell trench. The intermediate dielectric layer interposed between the shielding electrode and the insulating layer has a bottom opening. The inner dielectric layer interposed between the shielding electrode and the intermediate dielectric layer is made of a material different from that of the intermediate dielectric layer, and fills the bottom opening so that the space of the cell trench beneath the shielding electrode is filled with the same material.

Classes IPC  ?

  • H01L 29/10 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices avec des régions semi-conductrices connectées à une électrode ne transportant pas le courant à redresser, amplifier ou commuter, cette électrode faisant partie d'un dispositif à semi-conducteur qui comporte trois électrodes ou plus
  • H01L 29/423 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative ne transportant pas le courant à redresser, à amplifier ou à commuter
  • H01L 21/762 - Régions diélectriques
  • H01L 29/06 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices

17.

Manufacturing method of a chip package structure

      
Numéro d'application 15911290
Numéro de brevet 10629452
Statut Délivré - en vigueur
Date de dépôt 2018-03-05
Date de la première publication 2018-07-05
Date d'octroi 2020-04-21
Propriétaire
  • NIKO SEMICONDUCTOR CO., LTD. (Taïwan, Province de Chine)
  • SUPER GROUP SEMICONDUCTOR CO., LTD. (Taïwan, Province de Chine)
Inventeur(s)
  • Hsieh, Chih-Cheng
  • Hsu, Hsiu-Wen

Abrégé

A manufacturing method of a chip package structure is provided. Firstly, a conductive frame including a bottom plate and a plurality of partition plates is provided. The bottom plate has a supporting surface and a bottom surface opposite thereto, and the partition plates protrude from the supporting surface to define a plurality of the accommodating regions. Subsequently, a plurality of chips is provided, and each of the chips is correspondingly accommodated in each of the accommodating regions with a back surface facing to the supporting surface. Thereafter, the conductive frame is cut to form a plurality of separated chip package structures.

Classes IPC  ?

  • H01L 21/48 - Fabrication ou traitement de parties, p. ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes ou
  • H01L 25/07 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans une seule des sous-classes , , , , ou , p. ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans la sous-classe
  • H01L 23/544 - Marques appliquées sur le dispositif semi-conducteur, p. ex. marques de repérage, schémas de test
  • H01L 23/492 - Embases ou plaques
  • H01L 23/495 - Cadres conducteurs

18.

Trench power semiconductor device and manufacturing method thereof

      
Numéro d'application 15641455
Numéro de brevet 10446658
Statut Délivré - en vigueur
Date de dépôt 2017-07-05
Date de la première publication 2018-03-15
Date d'octroi 2019-10-15
Propriétaire SUPER GROUP SEMICONDUCTOR CO., LTD. (Taïwan, Province de Chine)
Inventeur(s) Hsu, Hsiu-Wen

Abrégé

A trench power semiconductor device and a manufacturing method thereof are provided. The trench power semiconductor device includes a substrate, an epitaxial layer disposed on the substrate, and a gate structure. The epitaxial layer has at least one trench formed therein, and the gate structure is disposed in the trench. A gate structure includes a lower doped region and an upper doped region disposed above the lower doped region to form a PN junction. The concentration of the impurity decreases along a direction from a peripheral portion of the upper doped region toward a central portion of the upper doped region.

Classes IPC  ?

  • H01L 29/49 - Electrodes du type métal-isolant-semi-conducteur
  • H01L 21/28 - Fabrication des électrodes sur les corps semi-conducteurs par emploi de procédés ou d'appareils non couverts par les groupes
  • H01L 29/06 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices
  • H01L 29/10 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices avec des régions semi-conductrices connectées à une électrode ne transportant pas le courant à redresser, amplifier ou commuter, cette électrode faisant partie d'un dispositif à semi-conducteur qui comporte trois électrodes ou plus
  • H01L 29/423 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative ne transportant pas le courant à redresser, à amplifier ou à commuter
  • H01L 29/51 - Matériaux isolants associés à ces électrodes
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée

19.

Fan-out wafer level chip package structure

      
Numéro d'application 15674062
Numéro de brevet 10381268
Statut Délivré - en vigueur
Date de dépôt 2017-08-10
Date de la première publication 2017-11-23
Date d'octroi 2019-08-13
Propriétaire
  • NIKO SEMICONDUCTOR CO., LTD. (Taïwan, Province de Chine)
  • SUPER GROUP SEMICONDUCTOR CO., LTD. (Taïwan, Province de Chine)
Inventeur(s)
  • Hsieh, Chih-Cheng
  • Hsu, Hsiu-Wen

Abrégé

A fan-out wafer level chip package structure and the manufacturing method thereof are provided. The method includes the steps of providing a supporting plate having a removable tape formed on the supporting plate, placing a plurality of chips on the removable tape, applying an adhesive layer on a back surface of each of the chips, providing a conductive cover for covering all chips and isolating the chips from each other by a plurality of partitions, injecting a molding compound into an inside of the conductive cover and curing the molding compound for forming an encapsulation, separating the encapsulation from the supporting plate, forming a connection layer on an active surface of each of the chips to establish electrical connections, and performing a cutting process to divide the encapsulation into a plurality of the package structures.

Classes IPC  ?

  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/043 - ConteneursScellements caractérisés par la forme le conteneur étant une structure creuse ayant une base conductrice qui sert de support et en même temps de connexion électrique pour le corps semi-conducteur
  • H01L 23/495 - Cadres conducteurs
  • H01L 21/78 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 23/24 - Matériaux de remplissage caractérisés par le matériau ou par ses propriétes physiques ou chimiques, ou par sa disposition à l'intérieur du dispositif complet solide ou à l'état de gel, à la température normale de fonctionnement du dispositif
  • H01L 21/50 - Assemblage de dispositifs à semi-conducteurs en utilisant des procédés ou des appareils non couverts par l'un uniquement des groupes ou
  • H01L 21/54 - Remplissage des conteneurs, p. ex. remplissage en gaz
  • H01L 23/492 - Embases ou plaques
  • H01L 21/683 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitementAppareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants pour le maintien ou la préhension

20.

Super-junction semiconductor device

      
Numéro d'application 15421588
Numéro de brevet 10014369
Statut Délivré - en vigueur
Date de dépôt 2017-02-01
Date de la première publication 2017-10-26
Date d'octroi 2018-07-03
Propriétaire SUPER GROUP SEMICONDUCTOR CO., LTD. (Taïwan, Province de Chine)
Inventeur(s)
  • Tang, Sung-Nien
  • Chen, Ho-Tai
  • Hsu, Hsiu-Wen

Abrégé

A super junction semiconductor device is provided. The super-junction semiconductor device includes a substrate, a drift layer disposed on the substrate, an insulating layer, a lightly-doped region, and a main loop-shaped field plate. The drift layer includes a plurality of n- and p-type doped regions alternately arranged in parallel to form a super-junction structure, and defines a cell region and a termination region surrounding the cell region. The lightly-doped region is formed in the drift layer and connected to a surface of the drift layer. The lightly-doped region has a first end portion closer to the cell region and a second end portion farther away from the cell region. The insulating layer disposed on the drift layer covers the termination region. The main loop-shaped field plate is disposed on the insulating layer and covers the second end portion.

Classes IPC  ?

  • H01L 29/06 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices
  • H01L 29/10 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices avec des régions semi-conductrices connectées à une électrode ne transportant pas le courant à redresser, amplifier ou commuter, cette électrode faisant partie d'un dispositif à semi-conducteur qui comporte trois électrodes ou plus
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 29/40 - Electrodes
  • H01L 23/58 - Dispositions électriques structurelles non prévues ailleurs pour dispositifs semi-conducteurs
  • H01L 23/60 - Protection contre les charges ou les décharges électrostatiques, p. ex. écrans Faraday

21.

Manufacturing method of trench power MOSFET

      
Numéro d'application 15334741
Numéro de brevet 09837508
Statut Délivré - en vigueur
Date de dépôt 2016-10-26
Date de la première publication 2017-02-16
Date d'octroi 2017-12-05
Propriétaire SUPER GROUP SEMICONDUCTOR CO., LTD. (Taïwan, Province de Chine)
Inventeur(s) Hsu, Hsiu-Wen

Abrégé

− junction is in series with the parasitic capacitance. Accordingly, the gate-to-drain effective capacitance may be reduced.

Classes IPC  ?

  • H01L 21/00 - Procédés ou appareils spécialement adaptés à la fabrication ou au traitement de dispositifs à semi-conducteurs ou de dispositifs à l'état solide, ou bien de leurs parties constitutives
  • H01L 21/82 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels pour produire des dispositifs, p.ex. des circuits intégrés, consistant chacun en une pluralité de composants
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/423 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative ne transportant pas le courant à redresser, à amplifier ou à commuter
  • H01L 27/088 - Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun comprenant des éléments de circuit passif intégrés avec au moins une barrière de potentiel ou une barrière de surface le substrat étant un corps semi-conducteur comprenant uniquement des composants semi-conducteurs d'un seul type comprenant uniquement des composants à effet de champ les composants étant des transistors à effet de champ à porte isolée
  • H01L 21/8234 - Technologie MIS
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 29/10 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices avec des régions semi-conductrices connectées à une électrode ne transportant pas le courant à redresser, amplifier ou commuter, cette électrode faisant partie d'un dispositif à semi-conducteur qui comporte trois électrodes ou plus
  • H01L 29/51 - Matériaux isolants associés à ces électrodes
  • H01L 29/08 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices avec des régions semi-conductrices connectées à une électrode transportant le courant à redresser, amplifier ou commuter, cette électrode faisant partie d'un dispositif à semi-conducteur qui comporte trois électrodes ou plus
  • H01L 29/49 - Electrodes du type métal-isolant-semi-conducteur

22.

Trench power transistor structure and manufacturing method thereof

      
Numéro d'application 15189478
Numéro de brevet 09876106
Statut Délivré - en vigueur
Date de dépôt 2016-06-22
Date de la première publication 2017-02-02
Date d'octroi 2018-01-23
Propriétaire SUPER GROUP SEMICONDUCTOR CO., LTD. (Taïwan, Province de Chine)
Inventeur(s) Hsu, Hsiu-Wen

Abrégé

A trench power transistor and a manufacturing method thereof are provided. The trench power transistor includes a substrate, an epitaxial layer, a trench gate structure, a body region, and a source region. The epitaxial layer disposed on the substrate has a trench formed therein. The trench gate structure disposed in the trench includes a bottom dielectric structure, a gate dielectric layer, and a gate. The bottom dielectric structure formed in a lower portion of the trench includes an insulating layer formed along a first inner wall of the lower portion of the trench defining a groove, and a non-conductive structure formed in the groove. The gate dielectric layer is formed along a second inner wall of an upper portion of the trench, and the gate is formed in the trench and connects the gate dielectric layer. The body region and the source region are formed in the epitaxial layer.

Classes IPC  ?

  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/49 - Electrodes du type métal-isolant-semi-conducteur
  • H01L 29/40 - Electrodes

23.

Method for manufacturing termination structure of semiconductor device

      
Numéro d'application 15259054
Numéro de brevet 09722035
Statut Délivré - en vigueur
Date de dépôt 2016-09-08
Date de la première publication 2016-12-29
Date d'octroi 2017-08-01
Propriétaire SUPER GROUP SEMICONDUCTOR CO., LTD. (Taïwan, Province de Chine)
Inventeur(s)
  • Yeh, Chun-Ying
  • Lee, Yuan-Ming

Abrégé

A termination structure of a semiconductor device is provided. The semiconductor device includes an active area and a termination area adjacent to the active area, in which the termination area has the termination structure. The termination structure includes a substrate, an epitaxy layer, a dielectric layer, a conductive material layer and a conductive layer. The epitaxy layer is disposed on the substrate and has a voltage-sustaining region. The voltage-sustaining region has trenches parallel to each other. The dielectric layer is disposed in the trenches and on a portion of the epitaxy layer. The conductive material layer is disposed on the dielectric layer in the trenches. The conductive layer covers the trenches, and is in contact with the conductive material layer and a portion of the epitaxy layer, and is electrically connected between the active area and the termination area. A method for manufacturing the termination structure is also provided.

Classes IPC  ?

  • H01L 29/40 - Electrodes
  • H01L 21/306 - Traitement chimique ou électrique, p. ex. gravure électrolytique
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/872 - Diodes Schottky
  • H01L 29/06 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices
  • H01L 29/739 - Dispositifs du type transistor, c.à d. susceptibles de répondre en continu aux signaux de commande appliqués commandés par effet de champ

24.

Chip package structure and manufacturing method thereof

      
Numéro d'application 15135182
Numéro de brevet 09947551
Statut Délivré - en vigueur
Date de dépôt 2016-04-21
Date de la première publication 2016-11-17
Date d'octroi 2018-04-17
Propriétaire
  • NIKO SEMICONDUCTOR CO., LTD. (Taïwan, Province de Chine)
  • SUPER GROUP SEMICONDUCTOR CO., LTD. (Taïwan, Province de Chine)
Inventeur(s)
  • Hsieh, Chih-Cheng
  • Hsu, Hsiu-Wen

Abrégé

A chip package structure and the manufacturing method thereof are provided. Firstly, a conductive frame including a bottom plate and a plurality of partition plates is provided. The bottom plate has a supporting surface and a bottom surface opposite thereto, and the partition plates protrude from the supporting surface to define a plurality of the accommodating regions. Subsequently, a plurality of chips is provided, and each of the chips is correspondingly accommodated in each of the accommodating regions with a back surface facing to the supporting surface. Thereafter, the conductive frame is cut to form a plurality of separated chip package structures.

Classes IPC  ?

  • H01L 23/48 - Dispositions pour conduire le courant électrique vers le ou hors du corps à l'état solide pendant son fonctionnement, p. ex. fils de connexion ou bornes
  • H01L 21/48 - Fabrication ou traitement de parties, p. ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes ou
  • H01L 25/07 - Ensembles consistant en une pluralité de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide les dispositifs étant tous d'un type prévu dans une seule des sous-classes , , , , ou , p. ex. ensembles de diodes redresseuses les dispositifs n'ayant pas de conteneurs séparés les dispositifs étant d'un type prévu dans la sous-classe
  • H01L 23/544 - Marques appliquées sur le dispositif semi-conducteur, p. ex. marques de repérage, schémas de test
  • H01L 23/492 - Embases ou plaques
  • H01L 23/495 - Cadres conducteurs

25.

Manufacturing method of ultra-thin semiconductor device package assembly

      
Numéro d'application 14954981
Numéro de brevet 09881897
Statut Délivré - en vigueur
Date de dépôt 2015-11-30
Date de la première publication 2016-07-21
Date d'octroi 2018-01-30
Propriétaire
  • NIKO SEMICONDUCTOR CO., LTD. (Taïwan, Province de Chine)
  • SUPER GROUP SEMICONDUCTOR CO., LTD. (Taïwan, Province de Chine)
Inventeur(s)
  • Hsieh, Chih-Cheng
  • Hsu, Hsiu-Wen

Abrégé

A manufacturing method of ultra-thin semiconductor device package structure is provided. Firstly, a wafer including a plurality of semiconductor devices is provided, and one of the semiconductor devices has an active surface having an active region and an outer region and a back surface. A first electrode and a second electrode are arranged in the active region, and the outer region has a cutting portion and a channel portion. Subsequently, a trench is formed in the channel portion, and filled with a conductive structure. The wafer is fixed on a supporting board, and then a thinning process and a deposition process of a back electrode layer are performed on the back surface in sequence. Thereafter, the supporting board is removed and a plurality of contacting pads is formed. A cutting process is performed along the cutting portion.

Classes IPC  ?

  • H01L 21/8238 - Transistors à effet de champ complémentaires, p.ex. CMOS
  • H01L 29/423 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative ne transportant pas le courant à redresser, à amplifier ou à commuter
  • H01L 27/092 - Transistors à effet de champ métal-isolant-semi-conducteur complémentaires
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 21/683 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitementAppareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants pour le maintien ou la préhension
  • H01L 21/78 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif
  • H01L 23/495 - Cadres conducteurs

26.

Trench power MOSFET and manufacturing method thereof

      
Numéro d'application 14862754
Numéro de brevet 09536972
Statut Délivré - en vigueur
Date de dépôt 2015-09-23
Date de la première publication 2016-06-30
Date d'octroi 2017-01-03
Propriétaire SUPER GROUP SEMICONDUCTOR CO., LTD. (Taïwan, Province de Chine)
Inventeur(s) Hsu, Hsiu-Wen

Abrégé

− junction is in series with the parasitic capacitance. Accordingly, the gate-to-drain effective capacitance may be reduced.

Classes IPC  ?

  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/423 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative ne transportant pas le courant à redresser, à amplifier ou à commuter
  • H01L 27/088 - Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun comprenant des éléments de circuit passif intégrés avec au moins une barrière de potentiel ou une barrière de surface le substrat étant un corps semi-conducteur comprenant uniquement des composants semi-conducteurs d'un seul type comprenant uniquement des composants à effet de champ les composants étant des transistors à effet de champ à porte isolée
  • H01L 21/8234 - Technologie MIS
  • H01L 29/10 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices avec des régions semi-conductrices connectées à une électrode ne transportant pas le courant à redresser, amplifier ou commuter, cette électrode faisant partie d'un dispositif à semi-conducteur qui comporte trois électrodes ou plus
  • H01L 29/51 - Matériaux isolants associés à ces électrodes
  • H01L 29/08 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices avec des régions semi-conductrices connectées à une électrode transportant le courant à redresser, amplifier ou commuter, cette électrode faisant partie d'un dispositif à semi-conducteur qui comporte trois électrodes ou plus

27.

Fan-out wafer level chip package structure and manufacturing method thereof

      
Numéro d'application 14791310
Numéro de brevet 09799563
Statut Délivré - en vigueur
Date de dépôt 2015-07-03
Date de la première publication 2016-05-05
Date d'octroi 2017-10-24
Propriétaire
  • NIKO SEMICONDUCTOR CO., LTD. (Taïwan, Province de Chine)
  • SUPER GROUP SEMICONDUCTOR CO., LTD. (Taïwan, Province de Chine)
Inventeur(s)
  • Hsieh, Chih-Cheng
  • Hsu, Hsiu-Wen

Abrégé

A fan-out wafer level chip package structure and the manufacturing method thereof are provided. The method includes the steps of providing a supporting plate having a removable tape formed on the supporting plate, placing a plurality of chips on the removable tape, applying an adhesive layer on a back surface of each of the chips, providing a conductive cover for covering all chips and isolating the chips from each other by a plurality of partitions, injecting a molding compound into an inside of the conductive cover and curing the molding compound for forming an encapsulation, separating the encapsulation from the supporting plate, forming a connection layer on an active surface of each of the chips to establish electrical connections, and performing a cutting process to divide the encapsulation into a plurality of the package structures.

Classes IPC  ?

  • H01L 23/495 - Cadres conducteurs
  • H01L 21/78 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 23/043 - ConteneursScellements caractérisés par la forme le conteneur étant une structure creuse ayant une base conductrice qui sert de support et en même temps de connexion électrique pour le corps semi-conducteur
  • H01L 23/24 - Matériaux de remplissage caractérisés par le matériau ou par ses propriétes physiques ou chimiques, ou par sa disposition à l'intérieur du dispositif complet solide ou à l'état de gel, à la température normale de fonctionnement du dispositif
  • H01L 21/50 - Assemblage de dispositifs à semi-conducteurs en utilisant des procédés ou des appareils non couverts par l'un uniquement des groupes ou
  • H01L 21/54 - Remplissage des conteneurs, p. ex. remplissage en gaz
  • H01L 23/492 - Embases ou plaques
  • H01L 21/683 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitementAppareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants pour le maintien ou la préhension
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide

28.

Manufacturing method of wafer level chip scale package structure

      
Numéro d'application 14694256
Numéro de brevet 09337049
Statut Délivré - en vigueur
Date de dépôt 2015-04-23
Date de la première publication 2016-04-21
Date d'octroi 2016-05-10
Propriétaire
  • NIKO SEMICONDUCTOR CO., LTD. (Taïwan, Province de Chine)
  • SUPER GROUP SEMICONDUCTOR CO., LTD. (Taïwan, Province de Chine)
Inventeur(s)
  • Hsieh, Chih Cheng
  • Hsu, Hsiu Wen

Abrégé

A manufacturing method of wafer level chip scale package structure is provided. Firstly, a wafer including a plurality of semiconductor devices is provided. An active surface of one of the semiconductor devices has an active an active region and an outer region. A first electrode and a second electrode are arranged on the active region, and the outer region has a cutting portion and a channel portion. Next, a patterned protecting layer having a plurality of openings is formed on the active surface to respectively expose the first and second electrodes and channel portion. Subsequently, a wafer back thinning process is performed and then a back electrode layer is deposited. Subsequently, the channel portion is etched to form a trench exposing the back electrode layer, and a conductive structure connected to the back electrode layer is formed through the trench. Thereafter, the wafer is cut along the cutting portion.

Classes IPC  ?

  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 21/304 - Traitement mécanique, p. ex. meulage, polissage, coupe
  • H01L 21/306 - Traitement chimique ou électrique, p. ex. gravure électrolytique
  • H01L 21/78 - Fabrication ou traitement de dispositifs consistant en une pluralité de composants à l'état solide ou de circuits intégrés formés dans ou sur un substrat commun avec une division ultérieure du substrat en plusieurs dispositifs individuels
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 21/768 - Fixation d'interconnexions servant à conduire le courant entre des composants distincts à l'intérieur du dispositif
  • H01L 21/48 - Fabrication ou traitement de parties, p. ex. de conteneurs, avant l'assemblage des dispositifs, en utilisant des procédés non couverts par l'un uniquement des groupes ou

29.

Termination structure of semiconductor device and method for manufacturing the same

      
Numéro d'application 14629498
Numéro de brevet 09490134
Statut Délivré - en vigueur
Date de dépôt 2015-02-24
Date de la première publication 2015-11-19
Date d'octroi 2016-11-08
Propriétaire SUPER GROUP SEMICONDUCTOR CO., LTD. (Taïwan, Province de Chine)
Inventeur(s)
  • Yeh, Chun-Ying
  • Lee, Yuan-Ming

Abrégé

A termination structure of a semiconductor device is provided. The semiconductor device includes an active area and a termination area adjacent to the active area, in which the termination area has the termination structure. The termination structure includes a substrate, an epitaxy layer, a dielectric layer, a conductive material layer and a conductive layer. The epitaxy layer is disposed on the substrate and has a voltage-sustaining region. The voltage-sustaining region has trenches parallel to each other. The dielectric layer is disposed in the trenches and on a portion of the epitaxy layer. The conductive material layer is disposed on the dielectric layer in the trenches. The conductive layer covers the trenches, and is in contact with the conductive material layer and a portion of the epitaxy layer, and is electrically connected between the active area and the termination area. A method for manufacturing the termination structure is also provided.

Classes IPC  ?

  • H01L 29/40 - Electrodes
  • H01L 21/306 - Traitement chimique ou électrique, p. ex. gravure électrolytique
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/872 - Diodes Schottky
  • H01L 29/06 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices
  • H01L 29/739 - Dispositifs du type transistor, c.à d. susceptibles de répondre en continu aux signaux de commande appliqués commandés par effet de champ

30.

Trench power MOSFET and manufacturing method thereof

      
Numéro d'application 14600280
Numéro de brevet 09349857
Statut Délivré - en vigueur
Date de dépôt 2015-01-20
Date de la première publication 2015-09-24
Date d'octroi 2016-05-24
Propriétaire SUPER GROUP SEMICONDUCTOR CO., LTD. (Taïwan, Province de Chine)
Inventeur(s) Hsu, Hsiu-Wen

Abrégé

A trench power MOSFET and a manufacturing method thereof are provided. The gate of the trench power MOSFET includes an upper doped region and a lower doped region which have different types of doping to form a PN junction. As such, when the trench power MOSFET is in operation, a junction capacitance formed at the PN junction is in series with the intrinsic gate-to-drain capacitance. Accordingly, the effective capacitance between the gate and the drain may be reduced.

Classes IPC  ?

  • H01L 29/76 - Dispositifs unipolaires
  • H01L 29/94 - Dispositifs à métal-isolant-semi-conducteur, p.ex. MOS
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 21/265 - Bombardement par des radiations ondulatoires ou corpusculaires par des radiations d'énergie élevée produisant une implantation d'ions
  • H01L 21/285 - Dépôt de matériaux conducteurs ou isolants pour les électrodes à partir d'un gaz ou d'une vapeur, p. ex. condensation
  • H01L 21/324 - Traitement thermique pour modifier les propriétés des corps semi-conducteurs, p. ex. recuit, frittage
  • H01L 21/225 - Diffusion des impuretés, p. ex. des matériaux de dopage, des matériaux pour électrodes, à l'intérieur ou hors du corps semi-conducteur, ou entre les régions semi-conductricesRedistribution des impuretés, p. ex. sans introduction ou sans élimination de matériau dopant supplémentaire en utilisant la diffusion dans ou hors d'un solide, à partir d'une ou en phase solide, p. ex. une couche d'oxyde dopée
  • H01L 29/423 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative ne transportant pas le courant à redresser, à amplifier ou à commuter
  • H01L 29/49 - Electrodes du type métal-isolant-semi-conducteur
  • H01L 29/51 - Matériaux isolants associés à ces électrodes

31.

Package structure and packaging method of wafer level chip scale package

      
Numéro d'application 14574405
Numéro de brevet 09299592
Statut Délivré - en vigueur
Date de dépôt 2014-12-18
Date de la première publication 2015-09-17
Date d'octroi 2016-03-29
Propriétaire
  • NIKO SEMICONDUCTOR CO., LTD. (Taïwan, Province de Chine)
  • Super Group Semiconductor Co. LTD. (Taïwan, Province de Chine)
Inventeur(s)
  • Hsieh, Chih-Cheng
  • Hsu, Hsiu-Wen
  • Yeh, Chun-Ying
  • Leng, Chung-Ming

Abrégé

A package structure and a packaging method of wafer level chip scale package are provided. The packaging method includes: providing a carrier, and disposing a plurality of chips on the carrier; forming a plurality of adhesive layers on a surface of the corresponding chips; covering a conductive cover plate, bonding the conductive cover plate with the chips through the adhesive layers, and dividing out a plurality of packaging spaces by the conductive cover plate for disposing the chips respectively; and providing an insulation material to fill the packaging spaces through via holes on the conductive cover plate to form a first insulation structure; finally, removing the carrier.

Classes IPC  ?

  • H01L 23/495 - Cadres conducteurs
  • H01L 21/56 - Encapsulations, p. ex. couches d’encapsulation, revêtements
  • H01L 21/683 - Appareils spécialement adaptés pour la manipulation des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide pendant leur fabrication ou leur traitementAppareils spécialement adaptés pour la manipulation des plaquettes pendant la fabrication ou le traitement des dispositifs à semi-conducteurs ou des dispositifs électriques à l'état solide ou de leurs composants pour le maintien ou la préhension
  • H01L 23/31 - Encapsulations, p. ex. couches d’encapsulation, revêtements caractérisées par leur disposition
  • H01L 23/492 - Embases ou plaques
  • H01L 23/00 - Détails de dispositifs à semi-conducteurs ou d'autres dispositifs à l'état solide
  • H01L 23/538 - Dispositions pour conduire le courant électrique à l'intérieur du dispositif pendant son fonctionnement, d'un composant à un autre la structure d'interconnexion entre une pluralité de puces semi-conductrices se trouvant au-dessus ou à l'intérieur de substrats isolants

32.

Trench power MOSFET and manufacturing method thereof

      
Numéro d'application 14341939
Numéro de brevet 09130035
Statut Délivré - en vigueur
Date de dépôt 2014-07-28
Date de la première publication 2015-07-16
Date d'octroi 2015-09-08
Propriétaire SUPER GROUP SEMICONDUCTOR CO., LTD. (Taïwan, Province de Chine)
Inventeur(s) Hsu, Hsiu-Wen

Abrégé

A trench power MOSFET and a manufacturing method thereof are provided. The trench power MOSFET has a buried oxide layer formed in the epitaxial layer, wherein the buried oxide layer is located under a body region for changing a vertical electric field distribution to increase a breakdown voltage of the MOSFET, thereby obtaining a lower on-state resistance.

Classes IPC  ?

  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/423 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative ne transportant pas le courant à redresser, à amplifier ou à commuter
  • H01L 29/06 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices
  • H01L 29/10 - Corps semi-conducteurs caractérisés par les formes, les dimensions relatives, ou les dispositions des régions semi-conductrices avec des régions semi-conductrices connectées à une électrode ne transportant pas le courant à redresser, amplifier ou commuter, cette électrode faisant partie d'un dispositif à semi-conducteur qui comporte trois électrodes ou plus
  • H01L 21/311 - Gravure des couches isolantes
  • H01L 21/762 - Régions diélectriques

33.

Trench power MOSFET structure fabrication method

      
Numéro d'application 14257999
Numéro de brevet 09035378
Statut Délivré - en vigueur
Date de dépôt 2014-04-21
Date de la première publication 2014-11-27
Date d'octroi 2015-05-19
Propriétaire SUPER GROUP SEMICONDUCTOR CO., LTD. (Taïwan, Province de Chine)
Inventeur(s)
  • Hsu, Hsiu-Wen
  • Yeh, Chun-Ying
  • Lee, Yuan-Ming

Abrégé

A trench power MOSFET structure and fabrication method thereof is provided. The fabrication method comprises following process. First, form an isolating trench. Then, form at least two doped regions around the isolating trench. The doped regions are adjacent and the doping concentrations of two doped regions are different. Form an isolating structure in the isolating trench. Wherein, the junction profiles of the two doped regions are made by on implantation method for moderate the electric field distribution and decreasing the conduction loss.

Classes IPC  ?

  • H01L 21/762 - Régions diélectriques
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée

34.

Trench power MOSFET structure and fabrication method thereof

      
Numéro d'application 14025811
Numéro de brevet 08872266
Statut Délivré - en vigueur
Date de dépôt 2013-09-12
Date de la première publication 2014-10-28
Date d'octroi 2014-10-28
Propriétaire Super Group Semiconductor Co., Ltd. (Taïwan, Province de Chine)
Inventeur(s)
  • Hsu, Hsiu-Wen
  • Yeh, Chun-Ying
  • Lee, Yuan-Ming

Abrégé

A trench power MOSFET structure and fabrication method thereof is provided. The fabrication method comprises following process. First, form an isolating trench. Then, form at least two doped regions around the isolating trench. The doped regions are adjacent and the doping concentrations of two doped regions are different. Form an isolating structure in the isolating trench. Wherein, the junction profiles of the two doped regions are made by ion implantation method for moderate the electric field distribution and decreasing the conduction loss.

Classes IPC  ?

  • H01L 21/762 - Régions diélectriques
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée

35.

Trenched power MOSFET with enhanced breakdown voltage and fabrication method thereof

      
Numéro d'application 13788087
Numéro de brevet 09214531
Statut Délivré - en vigueur
Date de dépôt 2013-03-07
Date de la première publication 2014-05-01
Date d'octroi 2015-12-15
Propriétaire SUPER GROUP SEMICONDUCTOR CO., LTD. (Taïwan, Province de Chine)
Inventeur(s) Yeh, Chun-Ying

Abrégé

A trenched power semiconductor device with enhanced breakdown voltage is provided. The trenched power semiconductor device has a first trench penetrating the body region located between two neighboring gate trenches. A polysilicon structure with a conductivity type identical to that of the body region is located in a lower portion of the first trench and spaced from the body region with a predetermined distance. A dielectric structure is located on the polysilicon structure and at least extended to the body region. Source regions are located in an upper portion of the body region. A heavily doped region located in the body region is extended to the bottom of the body region. A conductive structure is electrically connected to the heavily doped region and the source region.

Classes IPC  ?

  • H01L 21/336 - Transistors à effet de champ à grille isolée
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/423 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative ne transportant pas le courant à redresser, à amplifier ou à commuter
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée

36.

Trenched power MOSFET with enhanced breakdown voltage and fabrication method thereof

      
Numéro d'application 13661733
Numéro de brevet 08975691
Statut Délivré - en vigueur
Date de dépôt 2012-10-26
Date de la première publication 2014-02-13
Date d'octroi 2015-03-10
Propriétaire SUPER GROUP SEMICONDUCTOR CO., LTD. (Taïwan, Province de Chine)
Inventeur(s) Yeh, Chun-Ying

Abrégé

A trenched power semiconductor device with enhanced breakdown voltage is provided. The trenched power semiconductor device has a first trench penetrating the body region located between two neighboring gate trenches. A polysilicon structure with a conductivity type identical to that of the body region is located in a lower portion of the first trench and spaced from the body region with a predetermined distance. A dielectric structure is located on the polysilicon structure and at least extended to the body region. Source regions are located in an upper portion of the body region. A heavily doped region located in the body region is extended to the bottom of the body region. A conductive structure is electrically connected to the heavily doped region and the source region.

Classes IPC  ?

  • H01L 27/088 - Dispositifs consistant en une pluralité de composants semi-conducteurs ou d'autres composants à l'état solide formés dans ou sur un substrat commun comprenant des éléments de circuit passif intégrés avec au moins une barrière de potentiel ou une barrière de surface le substrat étant un corps semi-conducteur comprenant uniquement des composants semi-conducteurs d'un seul type comprenant uniquement des composants à effet de champ les composants étant des transistors à effet de champ à porte isolée
  • H01L 29/423 - Electrodes caractérisées par leur forme, leurs dimensions relatives ou leur disposition relative ne transportant pas le courant à redresser, à amplifier ou à commuter
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée

37.

Trench power MOSFET structure with high switching speed and fabrication method thereof

      
Numéro d'application 13115981
Numéro de brevet 08421149
Statut Délivré - en vigueur
Date de dépôt 2011-05-25
Date de la première publication 2012-11-29
Date d'octroi 2013-04-16
Propriétaire SUPER GROUP SEMICONDUCTOR CO., LTD. (Taïwan, Province de Chine)
Inventeur(s)
  • Chang, Yuan-Shun
  • Tu, Kao-Way

Abrégé

A fabrication method of trench power semiconductor structure with high switching speed is provided. An epitaxial layer with a first conductivity type is formed on a substrate. Then, gate structures are formed in the epitaxial layer. A shallow doped region with the first conductivity type is formed in the surface layer of the epitaxial layer. After that, a shielding structure is formed on the shallow doped region. Then, wells with a second conductivity type are formed in the epitaxial layer by using the shielding structure as an implantation mask. Finally, a source doped region with the first conductivity type is formed on the surface of the well. The doping concentration of the shallow doped layer is smaller than that of the source doped region and the well. The doping concentration of the shallow doped layer is larger than that of the epitaxial layer.

Classes IPC  ?

  • H01L 29/66 - Types de dispositifs semi-conducteurs

38.

Power semiconductor structure with schottky diode

      
Numéro d'application 13541898
Numéro de brevet 08525256
Statut Délivré - en vigueur
Date de dépôt 2012-07-05
Date de la première publication 2012-10-25
Date d'octroi 2013-09-03
Propriétaire SUPER GROUP SEMICONDUCTOR CO., LTD. (Taïwan, Province de Chine)
Inventeur(s)
  • Hsu, Hsiu Wen
  • Yeh, Chun Ying

Abrégé

A power semiconductor structure with schottky diode is provided. In the step of forming the gate structure, a separated first polysilicon structure is also formed on the silicon substrate. Then, the silicon substrate is implanted with dopants by using the first polysilicon structure as a mask to form a body and a source region. Afterward, a dielectric layer is deposited on the silicon substrate and an open penetrating the dielectric layer and the first polysilicon structure is formed so as to expose the source region and the drain region below the body. The depth of the open is smaller than the greatest depth of the body. Then, a metal layer is filled into the open to electrically connect to the source region and the drain region.

Classes IPC  ?

  • H01L 29/76 - Dispositifs unipolaires
  • H01L 29/94 - Dispositifs à métal-isolant-semi-conducteur, p.ex. MOS
  • H01L 31/062 - Dispositifs à semi-conducteurs sensibles aux rayons infrarouges, à la lumière, au rayonnement électromagnétique d'ondes plus courtes, ou au rayonnement corpusculaire, et spécialement adaptés, soit comme convertisseurs de l'énergie dudit rayonnement e; Procédés ou appareils spécialement adaptés à la fabrication ou au traitement de ces dispositifs ou de leurs parties constitutives; Leurs détails adaptés comme dispositifs de conversion photovoltaïque [PV] caractérisés par au moins une barrière de potentiel ou une barrière de surface les barrières de potentiel étant uniquement du type métal-isolant-semi-conducteur
  • H01L 31/113 - Dispositifs sensibles au rayonnement infrarouge, visible ou ultraviolet caractérisés par un fonctionnement par effet de champ, p.ex. phototransistor à effet de champ à jonction du type conducteur-isolant-semi-conducteur, p.ex. transistor à effet de champ métal-isolant-semi-conducteur
  • H01L 31/119 - Dispositifs sensibles au rayonnement d'ondes très courtes, p.ex. rayons X, rayons gamma ou rayonnement corpusculaire caractérisés par un fonctionnement par effet de champ, p.ex. détecteurs du type MIS

39.

Trench power MOSFET structure with high cell density and fabrication method thereof

      
Numéro d'application 13425365
Numéro de brevet 08900950
Statut Délivré - en vigueur
Date de dépôt 2012-03-20
Date de la première publication 2012-10-11
Date d'octroi 2014-12-02
Propriétaire SUPER GROUP SEMICONDUCTOR CO., LTD. (Taïwan, Province de Chine)
Inventeur(s) Hsu, Hsiu-Wen

Abrégé

A fabrication method of a high cell density trench power MOSFET structure is provided. Form at least a gate trench in a silicon substrate and a gate dielectric layer on the silicon substrate. Form a gate polysilicon structure in the gate trench and cover by a passivation layer. Form a first-conductive-type body region in the silicon substrate and implant impurities with a second conductive type thereof to form a source doped region. Expose the gate polysilicon structure and the source doped region. Form a dielectric spacer having a predetermined thickness on a sidewall of the gate trench. Deposit metal on the gate polysilicon structure and the source doped region. A first and a second self-aligned silicide layer are respectively formed on the gate polysilicon structure and the source doped region. The dielectric spacer forms an appropriate distance between the first and the second self-aligned silicide layer.

Classes IPC  ?

  • H01L 29/78 - Transistors à effet de champ l'effet de champ étant produit par une porte isolée
  • H01L 21/336 - Transistors à effet de champ à grille isolée
  • H01L 29/66 - Types de dispositifs semi-conducteurs
  • H01L 29/45 - Electrodes à contact ohmique
  • H01L 29/49 - Electrodes du type métal-isolant-semi-conducteur

40.

Fabrication method of power semiconductor structure with reduced gate impedance

      
Numéro d'application 12860054
Numéro de brevet 08153490
Statut Délivré - en vigueur
Date de dépôt 2010-08-20
Date de la première publication 2012-02-23
Date d'octroi 2012-04-10
Propriétaire SUPER GROUP SEMICONDUCTOR CO., LTD. (Taïwan, Province de Chine)
Inventeur(s) Hsu, Hsiu Wen

Abrégé

A fabrication method of a power semiconductor structure with reduced gate impedance is provided. Firstly, a polysilicon gate is formed in a substrate. Then, dopants are implanted into the substrate with the substrate being partially shielded by the polysilicon gate. Afterward, an isolation layer is formed to cover the polysilicon gate. Thereafter, a thermal drive-in process is carried out to form at least a body surrounding the polysilicon gate. Then, the isolation layer is removed to expose the polysilicon gate. Afterward, a metal layer is deposited on the dielectric layer and the polysilicon gate, and a self-aligned silicide layer is formed on the polysilicon gate by using a thermal process.

Classes IPC  ?

  • H01L 21/336 - Transistors à effet de champ à grille isolée

41.

Fabrication method of a power semicondutor structure with schottky diode

      
Numéro d'application 12821501
Numéro de brevet 08354315
Statut Délivré - en vigueur
Date de dépôt 2010-06-23
Date de la première publication 2011-12-29
Date d'octroi 2013-01-15
Propriétaire SUPER GROUP SEMICONDUCTOR CO., LTD. (Taïwan, Province de Chine)
Inventeur(s)
  • Hsu, Hsiu Wen
  • Yeh, Chun Ying

Abrégé

A power semiconductor structure with schottky diode is provided. In the step of forming the gate structure, a separated first polysilicon structure is also formed on the silicon substrate. Then, the silicon substrate is implanted with dopants by using the first polysilicon structure as a mask to form a body and a source region. Afterward, a dielectric layer is deposited on the silicon substrate and an open penetrating the dielectric layer and the first polysilicon structure is formed so as to expose the source region and the drain region below the body. The depth of the open is smaller than the greatest depth of the body. Then, a metal layer is filled into the open to electrically connect to the source region and the drain region.

Classes IPC  ?

42.

Fabrication method of power semiconductor structure with low gate charge

      
Numéro d'application 12917498
Numéro de brevet 08080457
Statut Délivré - en vigueur
Date de dépôt 2010-11-02
Date de la première publication 2011-12-20
Date d'octroi 2011-12-20
Propriétaire SUPER GROUP SEMICONDUCTOR CO. LTD. (Taïwan, Province de Chine)
Inventeur(s) Hsu, Hsiu-Wen

Abrégé

A fabrication method of a trenched power semiconductor structure with low gate charge is provided. Firstly, a substrate is provided. Then, a gate trench is formed in the substrate. Afterward, a dielectric layer is formed on the inner surfaces of the gate trench. Then, a spacer is formed on the dielectric layer covering the sidewall of the gate trench. Thereafter, a plug structure is formed in the space at the bottom of the gate trench, which is defined by the spacer. Then, a portion of the spacer is removed with the dielectric structure and the plug structure as an etching mask. Thereafter, a portion of the dielectric layer is removed with the remained spacer as an etching mask to expose the inner surface of the upper portion of the gate trench. Afterward, with the remained spacer being kept, a gate dielectric layer is formed on the inner surface of the upper portion of the gate trench, and then a polysilicon gate is filled into the upper portion of the gate trench.

Classes IPC  ?

  • H01L 21/336 - Transistors à effet de champ à grille isolée
  • H01L 21/8234 - Technologie MIS
  • H01L 21/8242 - Structures de mémoires dynamiques à accès aléatoire (DRAM)
  • H01L 21/20 - Dépôt de matériaux semi-conducteurs sur un substrat, p. ex. croissance épitaxiale

43.

Power semiconductor device with trench bottom polysilicon and fabrication method thereof

      
Numéro d'application 13083507
Numéro de brevet 08445958
Statut Délivré - en vigueur
Date de dépôt 2011-04-08
Date de la première publication 2011-12-08
Date d'octroi 2013-05-21
Propriétaire SUPER GROUP SEMICONDUCTOR CO., LTD. (Taïwan, Province de Chine)
Inventeur(s) Tu, Kao-Way

Abrégé

A power semiconductor device comprising a base, a trench, a heavily doped polysilicon structure, a polysilicon gate, a gate dielectric layer, and a heavily doped region is provided. The trench is formed in the base. The heavily doped polysilicon structure is formed in the lower portion of the trench. At least a side surface of the heavily doped polysilicon structure touches the naked base. The polysilicon gate is located in the upper portion of the trench. The gate dielectric layer is interposed between the polysilicon gate and the heavily doped polysilicon structure. The dopants in the heavily doped polysilicon structure are diffused outward to form a heavily doped region.

Classes IPC  ?

  • H01L 21/336 - Transistors à effet de champ à grille isolée

44.

Power semiconductor structure with field effect rectifier and fabrication method thereof

      
Numéro d'application 13082365
Numéro de brevet 08357952
Statut Délivré - en vigueur
Date de dépôt 2011-04-07
Date de la première publication 2011-11-17
Date d'octroi 2013-01-22
Propriétaire SUPER GROUP SEMICONDUCTOR CO., LTD. (Taïwan, Province de Chine)
Inventeur(s) Tu, Kao-Way

Abrégé

A power semiconductor structure with a field effect rectifier having a drain region, a body region, a source region, a gate channel, and a current channel is provided. The body region is substantially located above the drain region. The source region is located in the body region. The gate channel is located in the body region and adjacent to a gate structure. The current channel is located in the body region and is extended from the source region downward to the drain region. The current channel is adjacent to a conductive structure coupled to the source region.

Classes IPC  ?

45.

Trenched power semiconductor structure with schottky diode and fabrication method thereof

      
Numéro d'application 12777481
Numéro de brevet 07994001
Statut Délivré - en vigueur
Date de dépôt 2010-05-11
Date de la première publication 2011-08-09
Date d'octroi 2011-08-09
Propriétaire SUPER GROUP SEMICONDUCTOR CO., LTD. (Taïwan, Province de Chine)
Inventeur(s)
  • Hsu, Hsiu Wen
  • Yeh, Chun Ying

Abrégé

A fabrication method of a trenched power semiconductor structure with a schottky diode is provided. Firstly, a drain region is formed in a substrate. Next, at least two gate structures are formed above the drain region, and then, a body and at least a source region are formed between the two adjacent gate structures. Thereafter, a first dielectric structure is formed on the gate structure to shield the gate structure. Then, a contact window is formed in the body and has side surface thereof adjacent to the source region to expose the source region. Afterward, a second dielectric structure is formed in the contact window. Next, by using the second dielectric structure as an etching mask, the body is etched to form a narrow trench extending to the drain region below the body. Finally, a metal layer is filled into the contact window and the narrow trench.

Classes IPC  ?

  • H01L 21/8234 - Technologie MIS
  • H01L 21/44 - Fabrication des électrodes sur les corps semi-conducteurs par emploi de procédés ou d'appareils non couverts par les groupes
  • H01L 29/66 - Types de dispositifs semi-conducteurs